雍锦涛 翻译(改).docVIP

  1. 1、本文档共21页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA /?DSP实现的高性能多通道计数器 F. Baronti,ALazzeri,R. Roncella,R. Saletti 关键词:计数电路;数字化测量;数字信号处理器;数字系统;现场可编程门阵列 简介 一个多通道计数器是一个电子系统,它能够在给定时间区间内对每个输入通道的数字脉冲进行计数,并检测。 这样一个系统在许多科研工业制成品中起着关键作用,更重要的应用于基于单光子雪崩二极管(SPAD值)阵列的光子计数。例如,在天文观测试验中一个SPAD阵列所收集到的光子数目取决于集中在天体表面那个特定亮度的元素。由于SPAD对每一个检测到的光子都生成一个数字脉冲,所以天文图像可以通过映射点的数目来显示像素的亮度。作为一个结果,这些实验的质量在很大程度上依赖于涉及的脉冲计数系统的性能、输入通道的数量、最低时间积分宽度(即最高时间分辨率)、最大输入脉冲速率。 在过去几年,SPAD的性能有了大大的提高,这要感谢高速发展淬熄电路以及和CMOS技术的成功实现。出于这个原因,高性能脉冲计数器使新设备的开发成为并对正在使用的进行改善。 现在有几个商业上的计数器最能满足这些尖端应用的要求。特别是,除了能对输入脉冲计数这一基本功能外,他们也能够对收集到的结果进行实时处理,因此显著的扩展了其使用寿命。然而,因为他们主要是基于ASIC的,非常昂贵,只适用于大规模应用。 在本文中,我们将介绍一高性能、低成本的64位脉冲输入通道的计数器。此系统已经通过现有FPGA/DSP框架电路板实现了。上面已经做了基本并简要的说明。在这里,针对计数器框架我们提供一个扩展的以及更通俗的理论分析,为设计多通道计数器提供有价值的参考以及一般的设计工具。此外,我们系统另一较大的实验特征已经报道并对其性能和最先进的同行进行比较。结果显示,因为它具有竞争力的性能,小尺寸和低成本而非常有吸引力。 这种计数系统的主要特点是其可扩展架构。这使我们很容易地更改计数器的参数,使其调整到适应需求的合适值。例如,积分线的宽度可以是极其广的范围,从几微秒到几百毫秒,拥有数步长纳秒。这在天文学,是极其有用的。因为无论是高或低光都允许观察快与慢的现象。此外,积分线的范围决定了两个连续图像间的时间间隔,即成像系统的帧速率,因此时间分辨率是实验观察的对象。 在连续两个区间内,积分可以长期的无穷循环下去,那么计数器就可以工作在连续模式下。它也有能力实时处理滤波器以及其他所需要的数据。然后,它通过一个IEEE1394网络同时传送数据和原始计数以便于记录和进一步处理。作为一个例子,图1显示了一个典型的应用场景,该场景中计数器应用于天文观测。 图1. 对拟议系统的典型应用 高度的可扩展性使远程用户可以设置、控制整个采集过程。事实上,当选择的积分区间从8微妙到186毫秒,以11纳秒为一个步长,计数深度为8到23位字节,采集模式(输入信号连续或触发)和触发采集(也是后触发延迟和采集的长度)下是可能的。此外,时间的测量分辨率不仅取决于双方的使用的通道数量还有选择的计数深度。尤其是,如果只启用2个通道,一个分辨率为378ns的8位字节的计数深度是可以实现的。 让我们来探究更多的细节,电路板使用(OrsysMicroLine C6713Compact微细C6713Compact),具有1M 赛灵思Virtex – II系列的现场可编程门阵列、225MHZ浮点型DSP ,TI公司的TMS320C6713数字信号处理器、TI生产的TSB12LV32链路层控制器以及高速IEEE 1394串行接口。32位DSP外部存储器IF(EMIF)数据线同时连接到FPGA和逻辑链路控制。该FPGA还从DSP的EMIF接收90 MHz的时钟源。逻辑链路控制通过数据移动和微控方法同时管理IEEE 1394总线同步和异步的转换。如图2所示。该微细连接器路由64个输入通道连接到FPGA,它实现采集和计数逻辑。当包含计数结果的数据包准备完毕,FPGA就将其发送到DSP和逻辑链路控制数据移动IF中。通过这种方式,逻辑链路控制通过IEEE 1394异步连接传送数据的同时,DSP实现了实时处理,从而,数据可以通过远程设备进行记录以便于离线操作。一旦DSP按照指定的命令处理完相应数量的数据包,它就将执行的结果发送到逻辑链路控制控制器中,以便于处理后的数据可以通过IEEE 1394异步链接传送出去。 图2. 微C6713Compact系统架构 2. 系统设计的注意点 一个计数器阵列通常有以下几个参数:输入通道数Nc,传入的最大频率值fINmax,每个通道最大计数位深度Lc,脉冲积累

文档评论(0)

yyanrlund + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档