图像处理系统中SDRAM控制器的FPGA..docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
浙江师范大学本科毕业设计(论文)开题报告 学 院 专业 电子信息工程 学生姓名 学号 指导教师 职称 合作导师 职称 论文题目 图像处理系统中SDRAM控制器的FPGA 一、选题背景和意义 随着数字信息化时代的到来,多媒体信息的传输处理需求也越来越高。特别在图像处理系统中,由于图像数据流的数据量大,实时性要求高,仅仅依靠以前的SRAM(Static RAM,静态随机存取存储器)等存储器无法满足目前图像处理系统的发展需要,所以需要高速大容量的存储器作为图像数据的缓存。 SDRAM(Synchronous Dynamic RAM,同步动态随机存取存储器)相比较而言具有容量大、速度快、体积小、价格低、功耗低等优点,因此成为图像处理系统中常用的数据存储器。同步是指 Memory工作需要同步时钟,内部的命令的发送与数据的传输都以它为基准;动态是指存储阵列需要不断的刷新来保证数据不丢失;随机是指数据不是线性依次存储,而是自由指定地址进行数据读写。但基于SDRAM本身的特点,它的控制逻辑比较复杂,对时序要求也十分严格,所以需要设计专门的SDRAM控制器以完成和SDRAM芯片的接口。 通常系统设计师可以根据需要通过可编辑的连接把FPGA内部的逻辑块连接起来,就好像一个电路试验板被放在了一个芯片里。一个出厂后的成品FPGA的逻辑块和连接可以按照设计者而改变,所以FPGA可以完成所需要的逻辑功能。FPGA一般来说比ASIC(专用集成芯片)的速度要慢,无法完成复杂的设计,而且消耗更多的电能。但是他们也有很多的优点:(1)采用FPGA设计ASIC电路(特定用途集成电路),用户不需要投片生产,就能得到合用的芯片。(2)FPGA可做其它全定制或半定制ASIC电路的中试样片。(3)FPGA内部有丰富的触发器和I/O引脚。(4)FPGA是ASIC电路中设计周期最短、开发费用最低、风险最小的器件之一。(5) FPGA采用高速CHMOS工艺,功耗低,可以与CMOS、TTL电平兼容。 可以说,FPGA芯片是小批量系统提高系统集成度、可靠性的最佳选择之一。 二、国内外研究现状、发展动态 FPGA具有功能强大、开发周期短、投资小、可反复编程修改等特点,在近几年得到迅速的发展。因此,使用EDA工具开发基于FPGA的数字集成系统的新技术成为当代电子工业界所关注的新兴热门技术。国外对于EDA技术研究较早,相对来说,国内的FPGA相关体系起步较晚。当国外的研究重点在系统集成与仿真测试时,国内很多研究机构还把重点放在HDL的综合与门级实现上。由于FPGA与ASIC不同,在学校与研究院所使用较多。 在基于FPGA的嵌入式系统中,常常需要大容量、高速度的存储器。而在各种随机存储器中, SDRAM的价格低,体积小,速度快,容量大是比较理想的器件,被广泛地应用于高速嵌入式系统中。SDRAM的使用目前已经比较成熟,在很多大型工程项目中,与DSP,ARM,FPGA,CPLD等联合使用,运行稳定。目前SDRAM控制器的研发设计己经成为热点,各大主板芯片厂商,FPGA供应商,以及IP设计公司大多推出了自己的SDRAM控制器设计。在FPGA方面,FPGA的两大供应商XILINX与ALTERA,都推出了相应的通用SDRAM控制器的参考设计,并提供了较为详细的说明文档与Micron的内存测试模块(软件设计),可以进行仿真测试,这对于理论研究与工程设计有一定参考价值,但在实际工程的使用中,绝大多数的SDRAM控制器还是自主开发,以满足工程项目中指标参数的要求。在ASIC领域,最著名的就是Denali公司的控制器IP,Eureka公司和Comrnit也都推出了各自的控制器IP。而AMD公司已经将存储器控制器集成在CPU内,己达到更好的性能。 总而言之, SDRAM控制器都是朝着高频,高带宽利用率,高兼容性方向发展。ASIC的控制器IP虽然具有更快的频率,工作性能也比FPGA的控制器IP稳定,但相对于FPGA上实现来说的灵活性上有所欠缺,带宽可配置性较差。 三、研究的内容及可行性分析 1、研究的内容 本课题从频率和性能角度出发来实现SDRAM控制器的设计,最后将本设计下载到FPGA开发板上进行测试。具体内容包括: (1)通过学习相应书籍和查阅资料,了解课题研究的目的和意义,对课题目前的发展和面临问题有所了解和掌握。 (2)掌握SDRAM的工作特性和复杂的工作时序,并完成设计的功能模块划分,撰写设计文档。 (3)熟悉VHDL语言环境,使用quartus II编程实现前述控制器设计,对其进行模拟时序仿真,实现预定功能。 (4) 实现FPGA综合,进行硬件下载验证,分析综合报告,给出本设计的结果。 2、可行性分析 学习了图像处理的相关知识,阅览了大量相关的文

文档评论(0)

sdgr + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档