- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[第2章TMS320C54x的结构原理
D S P 技术原理 与 应 用The principle and application of DSP 第2章 TMS320C54x的结构原理 本章知识概要: C54x系列DSP引脚功能及主要特征 内外部总线结构 中央处理单元(CPU) 存储系统 片内外设 中断系统 要求全面了解C54系列芯片的硬件资源。 2.1 TMS320C54x硬件结构框图 1. 内部结构 (1) CPU:包括算术逻辑运算单元(ALU)、乘法器、累加器、移位寄存器、各种专门用途的寄存器、地址生成器及内部总线。 (2) 存储器系统:包括片内程序ROM、片内单访问的数据RAM和双访问的数据RAM、外接存储器接口。 (3) 片内外设与专用硬件电路:包括片内定时器、各种类型的串口、主机接口、片内锁相环(PLL)、时钟发生器及各种控制电路。 2.1 TMS320C54x硬件结构框图 2. TMS320C54x主要特性 低功耗、高性能的16位定点DSP芯片 (1)CPU部分 多总线结构:1条程序总线、3条数据总线和4条地址总线 40位ALU:包括1个40位桶形移位寄存器和2个独立的40位累加器 17位并行乘法器,与40位专用加法器相连,用于非流水线式单周期乘法/累加(MAC)运算 CSSU(比较、选择、存储单元):用于加法/比较选择 指数编码器:单个周期内计算40位累加器中数值的指数 双地址生成器:包括8个辅助寄存器和2个辅助寄存器算术运算单元(ARAU) 2.1 TMS320C54x硬件结构框图 2. TMS320C54x主要特性 低功耗、高性能的16位定点DSP芯片 (2)存储器系统 192K字可寻址存储空间:程序存储空间、数据存储空间及I/O空间,并可进行适当扩展。 片内双寻址 RAM(DARAM):C54x中的DARAM被分成若干块。在每个机器周期内,CPU可以对同一个DARAM块寻址(访问)2次,即CPU可以在一个机器周期内对同一个DARAM块两次读或写操作。DARAM可以映射到程序空间和数据空间。但一般情况下,DARAM总是映射到数据空间,用于存放数据。 片内单寻址RAM(SARAM):如C548、C549、C5410等。 2.1 TMS320C54x硬件结构框图 2. TMS320C54x主要特性 低功耗、高性能的16位定点DSP芯片 (3)片内外设 软件可编程等待状态发生器 可编程分区转换逻辑电路 片内锁相环(PLL)和时钟发生器 可编程串行接口(4种) 可编程定时器16位(1-2个) 8位或16位主机接口(HPI) (4)指令系统 单指令重复和块指令重复操作 用于程序和数据管理的块存储器传送指令 32位长操作数指令 2.1 TMS320C54x硬件结构框图 多操作数指令:读入2或3个操作数的指令 并行存储和并行加载的算术指令 条件存储指令 中断快速返回指令 转移和调用指令 指令的执行采用指令预提取、指令提取、指令译码、访问操作数、读取操作数、执行等6级流水线并行结构,大大提高了指令的执行速度。 (5)片内仿真接口:IEEE1149.1(JTAG) (6)多种节电模式,可控CLKOUT等 (7)不同内核电压以获取不同的芯片运行速度:5.0v-40MIPS,3.3v-80MIPS,2.5v-100MIPS,1.8v-200MIPS。 2.2 总线结构 一组程序总线PB 传送从程序存储器来的指令代码和立即数; 三组数据总线(CB、DB、EB) CB,DB: 传送从数据存储器读出的操作数; EB: 传送写入到数据存储器中的数据; 四组地址总线(PAB、CAB、DAB、EAB) 传送执行指令所需的地址; 2.2 总线结构 2.3存储器系统 C54x总的基本存储空间为192 K字,分3个独立可选择的空间: 存储器系统续 C5402的数据和程序存储器映射图 C5402片内4K 字ROM区间分配 存储器映射寄存器 I/O空间 C54x有一独立编址的I/O空间。它是一个64K字的地址空间(0000h~FFFFh),都在片外。 访问I/O是对I/O映射的外部器件进行访问 2.4 中央处理单元(CPU) 状态和控制部件、运算部件和各种寄存器 1.CPU状态和控制(3个16位存储器映像寄存器) (1) 状态寄存器0(ST0); (2) 状态寄存器1(ST1); (3) 处理器工作模式状态寄存器(PMST)。 ST0和ST1中包含各种工作条件和工作方式的状态,PMST中包含存储器的设置状态及其他控制信息。 2.4 中央处理单元(CPU) 2.运算部件 (1)算术逻辑单元(ALU) 功能: ① C54X使用40bit的ALU和2个40bit累加器(A、B)完成二进制补码的算术运算: ② ALU可完成布尔运算; ③ 同时完成两
您可能关注的文档
最近下载
- 2023年江苏省健康照护行业职业技能竞赛备考题库大全-下(判断题汇总).doc VIP
- 体检报告电子版.docx VIP
- 2024年8月17日国家综合性消防救援队伍消防员招录面试真题及答案解析(上午卷).doc VIP
- GA 1467-2018 城市轨道交通安全防范要求.docx VIP
- 羽毛球课程教学大纲.docx VIP
- 接正式电方案.pdf
- 2024年甘肃定西岷县城区部分学校竞聘教师实施(238人)笔试备考试题及答案解析.docx VIP
- DB11∕T 646.1-2016 城市轨道交通安全防范系统技术要求 第1部分:通则.docx VIP
- NIST SP 800-218 SSDF安全软件开发框架.xlsx
- 临床试验病理科专业标准操作规程SOP-2025年版.docx
文档评论(0)