- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
MSP单片机的时钟系统
? XT1DRIVE:第6~7位,XT1振荡器驱动调节控制位。系统上电时,XT1振荡器以最大电流启动,以实现快速可靠启动。如有必要,用户可手动软件调节振荡器的驱动能力。 00:XT1在低频模式下最低电流消耗,XT1在高频模式下工作在4~8MHz; 01:增强XT1在低频模式下的驱动强度,XT1在高频模式下工作在8~16MHz; 10:增强XT1在低频模式下的驱动能力,XT1在高频模式下工作在16~24MHz; 11:XT1在低频模式下最大驱动能力、最大电流消耗,XT1在高频模式下工作在24~32MHz。 ? XTS:第5位,XT1模式选择控制位。 0:低频模式,XCAP定义XIN和XOUT引脚间的电容; 1:高频模式,XCAP位没有使用。 ? XT1BYPASS:第4位,XT1旁路选择控制位。 0:XT1来源于内部时钟(使用外部晶振); 1:XT1来源于外部引脚输入(旁路模式)。 ? XCAP:第2~3位,振荡器负载电容选择控制位。这些位选择振荡器在低频模式时(XTS=0)的负载电容。 00:2pF; 01:5.5pF; 10:8.5pF; 11:12pF。 ? SMCLKOFF:第1位,SMCLK开关控制位。 0:SMCLK打开; 1:SMCLK关闭。 ? XT1OFF:第0位,XT1开关控制位; 0:当XT1引脚被设置位XT1功能且没有被设置为旁路模式时,XT1被打开; 1:当XT1没有被作用ACLK、SMCLK或MCLK的时钟源,且没有作为FLL的参考时钟时,XT1被关闭。 5.1 时钟系统 15 14 13 12 11 10 9 8 保留 7 6 5 4 3 2 1 0 保留 XT2OFFG XT1HFOFFG XT1LFOFFG DCOFFG 8.时钟模块控制寄存器7(UCSCTL7) ? XT2OFFG:第3位,XT2晶振故障失效标志位。如果XT2晶振产生故障失效,XT2OFFG置位,之后晶振故障失效中断标志位OFIFG置位,请求中断。XT2OFFG可以手动软件清除,若清除后,XT2故障失效情况仍然存在,XT2OFFG将自动置位。 0:上次复位后,没有故障失效产生; 1:上次复位后,XT2产生故障失效。 ? XT1HFOFFG:第2位,XT1在高频模式下晶振故障失效标志位。其置位及清除情况与XT2OFFG类似。 0:上次复位后,没有故障失效产生; 1:上次复位后,XT1(高频模式)产生故障失效。 ? XT1LFOFFG:第1位,XT1在低频模式下晶振故障失效标志位。其置位及清除情况与XT2OFFG类似。 0:上次复位后,没有故障失效产生; 1:上次复位后,XT1(低频模式)产生故障失效。 ? DCOFFG:第0位,DCO振荡器故障失效标志位。当DCO={0}或{31}时,DCOFFG置位。DCOFFG可以手动软件清除,若清除后,DCO故障失效情况仍然存在,DCOFFG将自动置位。 0:上次复位后,没有故障失效产生; 1:上次复位后,DCO产生故障失效。 5.1 时钟系统 15 14 13 12 11 10 9 8 保留 7 6 5 4 3 2 1 0 保留 MODOSCREQEN SMCLKREQEN MCLKREQEN ACLKREQEN 9.时钟模块控制寄存器8(UCSCTL8) ? MODOSCREQEN:第3位,MODOSC时钟条件请求控制位。 0:MODOSC条件请求禁止; 1:MODOSC条件请求允许。 ? SMCLKREQEN:第2位,SMCLK时钟条件请求控制位。 0:SMCLK条件请求禁止; 1:SMCLK条件请求允许。 ? MCLKREQEN:第1位,MCLK时钟条件请求控制位。 0:MCLK条件请求禁止; 1:MCLK条件请求允许。 ? ACLKREQEN:第0位,ACLK时钟条件请求控制位。 0:ACLK条件请求禁止; 1:ACLK条件请求允许。 5.1 时钟系统 15 14 13 12 11 10 9 8 保留 7 6 5 4 3 2 1 0 保留 XT2BYPASSLV XT1BYPASSLV 10.时钟模块控制寄存器9(UCSCTL9) ? XT2BYPASSLV:第1位,XT2旁路输入振荡范围选择控制位。 0:输入范围从0到DVCC; 1:输入范围从0到DVIO。 ? XT1BYPASSLV:第0位,XT1旁路输入振荡范围选择控制位。 0:输入范围从0到DVCC; 1:输入范围从0到DVIO。 5.1 时钟系统
文档评论(0)