- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
* * * * * * * * * * * * * * * 周鹏 安徽工程大学电气工程学院 时钟电路用来为’C28x芯片提供时钟信号,由一个内部振荡器和一个锁相环PLL组成,可通过芯片内部的晶体振荡器或外部的时钟电路驱动。 1.时钟信号的产生 ’C28x时钟信号的产生有两种方法: ? 使用外部时钟源; ? 使用芯片内部的振荡器和外部的一个无源晶振。 13.2.2 时钟电路设计 周鹏 安徽工程大学电气工程学院 1.时钟信号的产生 (1) 使用外部时钟源 将外部时钟信号直接加到DSP芯片的X2/CLKIN引脚,而X1引脚悬空。 VDD 外部晶振 X2/CLKIN X1 外部时钟源可以采用频率稳定的晶体振荡器,具有使用方便,价格便宜,因而得到广泛应用。 周鹏 安徽工程大学电气工程学院 (2)使用芯片内部的振荡器 在芯片的X1和X2/CLKIN引脚之间接入一个晶体,用于启动内部振荡器。 C1 C2 晶体 X1 X2/CLKIN C1=C2=10pF 周鹏 安徽工程大学电气工程学院 2.锁相环PLL 锁相环PLL具有频率放大和时钟信号提纯的作用,利用PLL的锁定特性可以对时钟频率进行锁定,为芯片提供高稳定频率的时钟信号。 锁相环还可以对外部时钟频率进行倍频,使外部时钟源的频率低于CPU的机器周期,以降低因高速开关时钟所引起的高频噪声。 周鹏 安徽工程大学电气工程学院 周鹏 安徽工程大学电气工程学院 ’C28x的复位分为软件复位和硬件复位。 软件复位:是通过执行指令实现芯片的复位。 硬件复位:是通过硬件电路实现复位。 硬件复位有以下几种方法: ? 上电复位 ? 手动复位 ? 自动复位 13.2.3 复位电路设计 周鹏 安徽工程大学电气工程学院 1. 上电复位电路 上电复位电路是利用RC电路的延迟特性来产生复位所需要的低电平时间。 由RC电路和施密特触发器组成。 TMS320C28x RS 1 1 C R VCC 74HC14 周鹏 安徽工程大学电气工程学院 2.手动复位电路 手动复位电路是通过上电或按钮两种方式对芯片进行复位。 TMS320C28x RS C R VCC R1 电路参数与上电复位电路相同。 当按钮闭合时,电容C通过按钮和R1进行放电,使电容C上的电压降为0; 当按钮断开时,电容C的充电过程与上电复位相同,从而实现手动复位。 周鹏 安徽工程大学电气工程学院 3.自动复位电路 ? 采用专用的自动复位集成电路如TI公司的TPS3823。 周鹏 安徽工程大学电气工程学院 周鹏 安徽工程大学电气工程学院 现代电路系统越来越强调系统的可调试性,因此调试测试接口的设计也越来越受到重视。 对于F2812系统来说,在开发时就需要设计一个JTAG接口来为芯片下载、调试和测试程序。 13.2.4 JTAG仿真接口电路设计 周鹏 安徽工程大学电气工程学院 IS61LV25616是256K×16高速CMOS工艺3.3V单电源供电电压的静态随机存储器。SST39VF800A是512K×16的3.0~3.6V单电源供电的FLASH。IDT70V27S/L是32K×16高速3.3V单电源供电的双端口静态随机存储器。外部扩展存储器空间及映射地址范围参见表所示。 13.2.5 外部扩展存储器接口电路设计 周鹏 安徽工程大学电气工程学院 周鹏 安徽工程大学电气工程学院 周鹏 安徽工程大学电气工程学院 F2812处理器所有的GPIO引脚都与特殊功能引脚共用,但是DSPs应用系统中特殊功能引脚并没有全部使用,因此,可以在没有用做特殊功能的GPIO引脚上扩展外围设备。 按键 LED灯与数码管 蜂鸣器 液晶模块接口 13.2.6 GPIOx的扩展设计 周鹏 安徽工程大学电气工程学院 周鹏 安徽工程大学电气工程学院 周鹏 安徽工程大学电气工程学院 本节介绍两种ADC电路的设计,一种是使用TMS320F2812芯片自身带有的16路12位的A/D转换器,一种使用ADC转换芯片进行A/D转换,然后将数字信号送至TMS320F2812芯片进行相应处理。 13.3 ADC电路设计 周鹏 安徽工程大学电气工程学院 F2812内部有一个12位AD转换器,分成两个独立的8通道模块,这里主要介绍ADC接口的片外连接电路。 13.3.1 模拟信号与D
文档评论(0)