集成電路系统设计实验报告.docVIP

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
集成電路系统设计实验报告

实 验 报 告 姓名 ### 学号 ### 专业 ## 班级 ## 设计/实验项目名称: 集成电路系统EDA软件使用简介 基本内容描述:了解门电路元件库,了解逻辑电路的仿真,了解原理图文件的综合和下载。输入端为:A、B、C ; 输出端为:O0、O1、O2、O3、O4、O5、O6、O7。 电路设计及原理 了解元件设计图如图1所示。 图1. 了解元件电路设计图 了解元件电路通过添加与门和非门,实现了ABC的各种情况输出,结果由O0~O7输出端输出。 设计电路仿真与分析 了解元件电路仿真图如图2所示,由仿真可得出ABC的所有可能输出结果。 图2. 了解元件电路仿真图 实验结论 由仿真实验可知: 设计电路正确,实现了ABC的所有组合输出。 实 验 报 告 姓名 ## 学号 ### 专业 ## 班级 ## 设计/实验项目名称: 多选一选择器电路的设计 基本内容描述:完成2选1多路选择器mux21a的设计及仿真,其中a、s、b为输入端,y为输出端;完成4选1多路选择器mux41a的设计及仿真,其中A0、A1、O0、O1、O2、O3为输入端,Y为输出端。 电路设计及原理 2选1多路选择器mux21a的设计电路图如图2.1所示。4选1多路选择器mux41a的设计电路如图2.2所示。 图2.1 2选1多路选择器mux21a设计电路图 图2.2 4选1多路选择器mux41a设计电路图 2选1多路选择器mux21a中,s为地址码输入端,决定输出端y输出a或b的输入信号。 同样的,4选1多路选择器mux41a中,A0、A1为地址码输入端,决定输出端Y输出输入端A0~A1中的其中一个信号。 设计电路仿真与分析 2选1选择器mux21a的功能仿真图如图2.3所示,该电路通过地址选择输入端s选择输出端y输出的是输入端a或b的输入信号。 图2.3 2选1多路选择器mux21a的仿真图 4选1选择器mux41a的功能仿真图如图2.4所示,该电路通过选择输入端A0与A1选择输出端Y输出的是输入端A0~A7中的哪一个输入信号。 图2.4 4选1多路选择器mux41a的仿真图 实验结论 由仿真实验可知: (1)2选1多路选择器mux21a与4选1多路选择器mux41a的电路设计正确,实现了数据选择器的功能,数据选择器通过地址码选择输出的信号。 (2)在本实验中2选1多路选择器mux21a通过地址码输入端s控制输出,4选1多路选择器则通过地址码输入端A0、A1控制输出。 实 验 报 告 姓名 ## 学号 ### 专业 ### 班级 ## 设计/实验项目名称: 一位全加器电路的设计 基本内容描述:完成双2选1多路选择器的设计及仿真,完成一位半加器的设计及仿真,利用已经设计好的半加器完成一位全加器的设计及仿真和一位全减器的设计及仿真。 电路设计及原理 (1)双2选1多路选择器 双2选1多路选择器的基本单元(mux21a)设计原理图如图3.1所示,双2选1多路选择器以图3.1设计电路生成的设计图如图3.2所示。 图3.1 基本单元(mux21a)设计原理图 基本单元二选一多路选择器mux21a可通过地址码输入端s控制输出端y的输出,当s为高电平时输出输入端b接收的信号,当s为低电平时输出输入端a接收的信号。 图3.2 双2选1多路选择器的设计电路 双2选择器以二选一多路选择器为基本单元设计而成,通过地址码输入端s0与s1控制输出端outy的输出。当s1s0=00时,输出输入端a1的输入信号;当s1s0=01时输出输入端a2的输入信号;当s1s0=10时输出输入端a3的输入信号。 (2)一位全加器的设计 一位半加器h_adder的设计电路图如图3.3所示,以一位半加器h_adder为基本单元设计的一位全加器f_adder设计图如图3.4所示。 图3.3 一位半加器h_adder的设计电路图 一位半加器h_adder电路可实现如表一所示的逻辑功能。 表一 图3.4 一位全加器f_adder的设计电路 一位全加器f_adder的加数输入输入端为ain和bin,前一位进位端为cin,均为输入端;输出端有cout和sun,cout为进位端,sum为输出端。要相加的数在输入端ain与bin输入,在输出端sum就课得出本位的相加结果,输出端可得出是否有进位。 (3)一位全减器的设计 一位全减器f_subber以一位半加器a_dder为基本元件设计而成,其设计原理图如图3.5所示。该一位全减器可以实现输入端x与

文档评论(0)

sd47f8cI + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档