- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
通信电子实习报告1.
学号
江 苏 工 业 学 院
通信电子实习报告
题 目: 通信电子实习
学 生: 毕晓凤
学院(系):信息科学与工程学院 专 业 班 级: 通信091
指导教师: 李文杰
实习时间: 2011 年 2 月 21 日 ? 2011 年 3 月 4 日
目录
1.前言 1
1.1设计背景 2
1.2设计内容 2
1.3通信电子实习的目的 2
2.硬件电路设计及描述 4
2.1 Altera公司CPLD芯片EPM7064的结构 5
2.2UB01插座 5
键入章标题(第 3 级) 6
3.软件设计流程及描述 4
3.1 M序列设计 5
3.2 BPSK相位调制 5
3.3 CMI编码设计 5
4.源程序代码 4
5.参考文献 4
前言
1.1设计背景
通过MAX+PLUSII 设计VHDL程序,改变JH5001通信原理综合实验系统装置上复接模块中的CPLD芯片EPM7064的配置,在JH5001通信原理综合实验系统装置上测试该CPLD芯片产生的各种波形。
1.2设计内容
1.2.1设计本原多项式系数为13、23、103、203的m序列。
1.2.2由时钟信号及四组选择信号产生01序列、0011序列、m序列及全0信号及相应的BPSK相位调制。
1.2.3由时钟信号产生m序列及相应的CMI编码。
1.3通信电子实习的目的
(1)了解m序列在通信中的作用及实现机制,掌握其VHDL实现方法,写出设计思路,画出实现框图,列出设计程序清单,给出仿真波形图和调试中存在问题及解决。
(2)阐述BPSK相位调制的工作原理、VHDL实现方法,画出实现框图,列出设计程序清单,画出载波、BPSK输出波形,给出仿真波形图和调试中存在问题及解决。
(3)谈谈VHDL设计方法在通信原理实验中所起得作用、数字通信原理课程设计获得哪些技能和体会,以及建议性意见。
2.硬件设计电路及描述
2.1 Altera公司CPLD芯片EPM7064的结构
2.2 UB01插座
3.2软件设计流程及描述
常州大学通信电子实习报告
第几页 共几页
文档评论(0)