毕业论文(设计)_数字钟电路设计说明书.docVIP

毕业论文(设计)_数字钟电路设计说明书.doc

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
华 南 农 业 大 学 电子线路综合设计 数字钟电路 朱文强 田青山 钟家荣 班级:14电气类3班 组别:第10组 指导教师:彭孝东 2016年 6月 22日 摘 要 在生活中的各种场合经常要用到电子钟,现代电子技术的飞跃发展,各类智能化产品相应而出,数字电路具有电路简单、可靠性高、成本低等有点,本设计就以数字电路为核心的智能电子钟。 数字钟是采用数字电路实现对时、分、秒数字显示的计时装置,广泛用于个人家庭,车站,码头办公室等公共场合,成为人们日常生活中不可缺少的必需品,由于数字集成电路的发展和石英晶体振荡器的广泛使用,使得数字钟的精度,运用超过来时钟表,钟表的数字化给人们生产生活带来了极大的方便,而且打打地扩展了钟表原先的报时功能。因此,研究数字钟及扩大其应用,有着非常现实的意义,本设计电路由计时电路、动态显示点路、控制电路、显示电路等部分组成,在数码管上现实24小时计时的时刻,具有计时、校时、报时的功能。 数字钟计时的标准信号应该是频率相当稳定的1Hz秒脉冲,所以要设置标准时间源。数字钟计时周期是24小时,因此必须设置24小时计数器,应由模为60的秒计数器和分计数器及模为24的计数器组成,秒、分、时由七段数码管显示。 为使数字钟走时与标准时间一致,校时电路时必不可少的。设计中采用开关控制校时直接用秒脉冲先后对“时”,“分”计数器进行校时操作。 能进行整点报时,在从59分51秒开始,每隔2秒种发出一次“滴”的信号,连续五次,此信号结束即达到正点。 关键字: 振荡器 分频器 译码器 计数器 校时电路 报时电路 目录 1.设计任务.........................................................1 2.数字电路系统设...........................................1 2.1数字电子钟模块...........................................1 2.2方案对比.....................................................1 2.3电路分析.....................................................2 2.3.1晶体振荡器电路..................................2 2.3.2分频器电路...................................3 2.3.3计数器电路....................................4 2.3.4译码器电路..................................5 2.3.5显示器电路.............................................5 2.3.6校时电路...................................6 2.3.7报时电路......................................7 3.结论..............................................................8 4.课程设计的收获、体会和建议.........................参考文献.........................................附录................................................. 数字电子钟仿真图......................................电子钟实图........................................12 元器件清单.....................................................13 1.设计任务 1秒停1秒地响5次。 2.数字电子系统设计 2.1模块 如图所示 图1 数字电子模块设计图 2.2方案对比 方案一: 采用晶体振荡器 晶体振荡器电路给数字电子钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字电子钟的走时准确而稳定。 采用CD4060计数做分频器 数字电子钟的晶体振荡器输出频率较高,为了得到1Hz的秒信号输入,要将振动器的输出信号进行分频。CD4060在数字集成电路中可实现的分频次数最高,而且它还包含振荡电路所需的非门,使用更方便。CD4060计数为14级2进制计数器,经过14次分频采

您可能关注的文档

文档评论(0)

FDAC + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档