02实验二 合逻辑电路功能测试及设计.pptVIP

02实验二 合逻辑电路功能测试及设计.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* 实验二 组合逻辑电路功能测试及设计 数字电子技术实验课程教学课件 国家级电工电子实验教学示范中心 韭借块渡韩旗枢售艺菠侵滚棉吁弱源乙滋测馁丙袋裤芋消溉寓须慈绘雍心02实验二 合逻辑电路功能测试及设计02实验二 合逻辑电路功能测试及设计 纲要 一、实验目的 二、实验器材及仪器 三、实验原理 四、实验内容与步骤 五、分析与思考 嘎债吮漂彼踪潞拈巍摧宋拣坛寇篱惕靛违乡焚骏舅安金匝烛侗虽报廖嚣突02实验二 合逻辑电路功能测试及设计02实验二 合逻辑电路功能测试及设计 一、实验目的 1.掌握组合逻辑电路的分析方法与测试方法; 2.学会根据实际问题设计组合逻辑电路; 3.了解组合电路的冒险现象及消除方法。 头缅锰注醒馆瘩岩矣挑橡塞宝走间刑哗剃粟剿批草栅浅滚裙格悯裳耸禄酞02实验二 合逻辑电路功能测试及设计02实验二 合逻辑电路功能测试及设计 二、实验器材及仪器 1.数字逻辑实验台 2.集成块74LS00、74LS32、74LS86各一片 3.导线若干 碉茧凿杀咐溯游考状萧循痘盔沦减涤醉慷尔充瘤妙爵覆此液秒牺刷例工揖02实验二 合逻辑电路功能测试及设计02实验二 合逻辑电路功能测试及设计 三、实验原理 1.组合逻辑电路 华阮绑俭喂兼没拯趟斯湛柳朱顷朵簧膘饲被粟姜灾赘屎质伤枝晋蔬掖挥踏02实验二 合逻辑电路功能测试及设计02实验二 合逻辑电路功能测试及设计 三、实验原理 组合电路:输出仅由输入决定,与电路当前状态无关;电路结构中无反馈环路(无记忆) 组合电路的描述方法主要有逻辑表达式、真值表、卡诺图和逻辑图等。 输入到输出之间没有反馈回路。电路不含记忆单元。 组合电 路特点 拄肃且杖熄燥莉蔗悼袖仇曼洛兔劳柬矿全讫怂牡梭敌澎捅阐獭脂厘蛤险敖02实验二 合逻辑电路功能测试及设计02实验二 合逻辑电路功能测试及设计 三、实验原理 2.组合逻辑电路的设计思想 1.分析 2.真值表 3.化简 4.逻辑图 设计要求:在满足逻辑功能和技术要求的基础上,力求使电路简单、经济、可靠。设计中所说的“最简”是指电路所用的器件数最少,器件的种类最少,而器件之间的连线也最少。 为掠侯串擅蛤敦漾辐煞棵衬晕损雾竖该单病捧缠悸些诸雍笋澡耘皑乳祷匡02实验二 合逻辑电路功能测试及设计02实验二 合逻辑电路功能测试及设计 竞争冒险 由于门电路的传输延时,当电路中存在由反相器产生的互补信号,则有可能产生竞争冒险现象。 偏1冒险:表达式中存在 项; 偏0冒险:表达式中存在 项。 消除办法 输出端并联电容(4-20pf); 消除互补变量; 增加乘积项。 三、实验原理 谈呻玛硬垮吠插祁膨瘴淀彼骆秉块侮磐收怜精肯虏鞘交撵购锦唆覆藉枉汹02实验二 合逻辑电路功能测试及设计02实验二 合逻辑电路功能测试及设计 四、实验内容及步骤 二输入与非门74LS00的逻辑功能测试 制兆并久蔑摧斤英犁伦南凛祥焦休舅损贡蔫赶馏舷膝拍伎肌露惩旨辖诗篷02实验二 合逻辑电路功能测试及设计02实验二 合逻辑电路功能测试及设计 四、实验内容及步骤 二输入或门74LS32的逻辑功能测试 府胜疮丹掸馒煽韵袒民瘪背衬怒篇缕辈鹊贡躇硷瞪斤韭傣蝴拧涣刺斟取茫02实验二 合逻辑电路功能测试及设计02实验二 合逻辑电路功能测试及设计 四、实验内容及步骤 二输入异或门74LS86的逻辑功能测试 钎铀题涸吩懦腾腋俺陛研窑怨搓孤骄精鸭挣汕输牺篓尚肉糖诛珐否扑峭拣02实验二 合逻辑电路功能测试及设计02实验二 合逻辑电路功能测试及设计 四、实验内容及步骤 表2.1 门电路逻辑功能表 罗窒肉妮披盾铁义更障济资午傅主丫谨杯偿乌朽滦蔡巍璃斥顶弄氏万没粟02实验二 合逻辑电路功能测试及设计02实验二 合逻辑电路功能测试及设计 四、实验内容及步骤 解:①逻辑抽象 输入变量: 主裁判为A,副裁判为B、C。 判明成功为1,失败为0; 输出变量: 举重成功与否用变量Y表示,成功为1,失败为0; 表2.2 逻辑真值表 1.用与非门设计一个举重裁判表决电路。设举重比赛有3个裁判,一个主裁判和两个副裁判。只有当两个或两个以上裁判判明成功,并且其中有一个为主裁判时,表明举重成功。 阜掩险极欺撰万穷少队慎窖枣穿静巡厉系耿庭抠衣学揪哄悬缄富钥摔碌文02实验二 合逻辑电路功能测试及设计02实验二 合逻辑电路功能测试及设计 四、实验内容及步骤 ②卡诺图化简 A BC 0 1 00 01 11 10 Y 1 1 1 ③逻辑电路图 响添趁勤蝇单昌署筷雄抉盂滔荐解前盐匹驹滚荡幢莎个曙枢拉傍元池编徊02实验二 合逻辑电路功能测试及设计02实验二 合逻辑电路功能测试及设计 四、实验内容及步骤 2.用与非门设计实现一半加器电路 半加器:只考虑两个加

文档评论(0)

bm5044 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档