第26讲 组合逻辑电路解析.ppt

  1. 1、本文档共62页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电工电子技术 张立宏 谭甜源 办公地点:3教3301 手 机 E-Mail: tty@whu.edu.cn QQ: QQ群: 213738876 第九次作业参考答案 回顾 回顾 回顾 6.2.2 CMOS门电路 1.CMOS“非”门 2. CMOS“与非”门 1)电路结构及特点 3 CMOS“或非”门 1)电路结构特点 6.2.3 闲置端及其处理 1.二极管与门及或门电路 2.闲置的处理 2)闲置端的处理 思考题 6.3 组合逻辑电路的分析与设计方法 在任何时刻,输出状态只决定于同一时刻各输入状态的组合,而与先前(历史)状态无关的逻辑电路称为组合逻辑电路。 6.3.1 组合逻辑电路分析 1.任务 (3)求最小项表达式 (4)列逻辑状态表 6.3.2 组合逻辑电路综合(设计) 1.任务 (3)化简或变换(用与非门) (4)画逻辑电路 1. 半加器 2. 全加器 (1)确定逻辑框图 (4)画逻辑电路及逻辑符号 6.4 组合逻辑部件 6.4.1 编码器 6.4 组合逻辑部件 6.4.1 编码器 (4)画逻辑图 若用“与非” 门实现 4.优先编码器 (1) 74LS148(8/3线) 6.4.2 译码器 1变量译码器(二进制译码器) (1)确定逻辑框图(3/8线) (3)写逻辑表达式 (4)画出逻辑电路图(输出为低有效 ) 2.集成芯片及应用 (1) 74LS139译码器 (2) CT74LS138译码器 4)应用 由前面分析可知,二进制译码器能够译出输入变量的全部状态,换句话说,二进制译码器的每个输出对应一个输入变量的最小项。如74LS138的输出分别为: 3. 二—十进制译码器 (1)逻辑符号 4. 七段显示译码器 (1)七段数码管 (2)显示译码器 1) 74LS47逻辑符号 3)译码器与显示器的连接 这是一个三位数字显示电路示意图 本节小结 作业 6.5、6.6 、6.11、6.14、6.15(1)、6.16 思考题 思考题 加法器: 实现二进制加法运算的电路 进位 如: 0 0 0 0 1 1 + 1 0 1 0 1 0 1 0 不考虑低位 来的进位 半加器实现 要考虑低位 来的进位 全加器实现 例6-16 设计一位半加器和全加器 (1)确定逻辑框图 (2)列真值表 (3)写出逻辑表达式 (4)画逻辑电路及逻辑符号 Ci Si Bi Ai Ci Si Bi Ai ∑ CO 1 1 0 1 1 0 0 0 Si Ci Bi Ai Bi Ci Si Ai =1 0 0 1 0 1 0 0 1 (2)列真值表 (3)写出并化简逻辑表达式 ? Bi Ci Si Ai Ci-1 Si Ci Ci-1 Bi Ai 0 1 0 1 0 1 0 1 0 0 1 1 0 0 1 1 1 1 1 1 0 0 0 0 0 1 0 0 1 0 1 1 0 1 1 1 0 1 0 0 +(Ai⊙Bi) Bi Ci Si Ai Ci-1 ∑ CO CI Ci Si Ci-1 ∑ CO Bi Ai ∑ CO ≥1 串行进位加法器 构成:把n位全加器串联起来,低位全加器的进位输出连接到相邻的高位全加器的进位输入。 特点:进位信号是由低位向高位逐级传递的,速度不高。 以上仅实现一位加法,若有n位,则需有n个全加器来实现。 全加器SN74LS183的管脚图 1 14 SN74LS183 1an 1bn 1cn-1 1cn 1sn 2cn-1 2cn 2sn 2an 2bn Ucc GND 6.4.2 译码器 6.4.3 数据选择器 6.4.4 数据分配器 具有编码功能的逻辑电路称为编码器。它是一个n端输入m端输出的逻辑系统。n为被编码信息数,m为代码位数。 1 2 3 n m 1 2 …… …… 编 码 器 1.编码器的概念 编码:赋予二进制代码特定含义的过程称为编码。 如:8421BCD码中,用1000表示数字8 如:ASCII码中,用1000001表示字母A等 能将每一个编码输入信号变换为不同的二进制的代码输出。 如8线-3线编码器:将8个输入的信号分别编成 8个3位二进 制数码输出。 如BCD编码器:将10个编码输入信号分别编成10个4位码输出。 编码器的逻辑功能: 2.编码器的分类 按其允许同时输入的编码信号的多少,编码器分为普通编码器和优先编码器。 普通编码器:任何时候只允许输入一个有效编码信号,否则输出就会发生混乱。 优先编码器:允许同时输入两个以上的有效编码信号

文档评论(0)

4477704 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档