- 1、本文档共44页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
片上网络路由器IP核的设计与实现.
片上网络路由器IP核的设计与实现
作 者 姓 名:
指 导 教 师:
学 院 名 称: 信息科学与工程学院
专 业 名 称: 电子信息工程
2011年6月
Design and realization of the routing IP
Core based on NoC
by
Supervisor:
June 2011
毕业设计(论文)任务书
毕业设计(论文)题目:
片上网络路由器IP核的设计与实现 设计(论文)的基本内容:
本课题将在Xilinx的XUPV2P开发板上用VHDL硬件描述语言设计并实现一个片上网络IP核以及用该IP核搭建的片上网络EDK和ISE在FPGA上搭建易硬件模型以实现此IP核的基本逻辑功能—路由,同时将通过读写RAM的方式实现对路由器的监测状态的存储和读取,另外还要对此核进行基本的封装,使其具有统一的对外接口和灵活的参数设定。最后,要用该IP核搭建片上网络IP的功能。 毕业设计(论文)专题部分:
题目:
设计或论文专题的基本内容: 学生接受毕业设计(论文)题目日期
第 周
指导教师签字:
年 月 日
片上网络路由器IP核的设计与实现
摘要
随着半导体技术以及集成电路技术的飞速发展,单个芯片中IP(Intellectual Property)核数量越来越多。这时基于片上总线的SoC(System-on-a-Chip)在设计上遇到了全局时钟难以同步、地址空间有限、无法支持多节点并行通信等问题。将计算机网络技术引入SoC设计领域,以片上网络的形式从体系结构上彻底解决上述问题已成为该领域的研究热点。片上网络的可升级和易扩展性很好的满足了新设计的要求,并逐渐发展成为片上总线之外的一种新的通信结构。目前片上网络的大部分研究基于软件模拟器和FPGA快速还原系统。软件模拟器的模拟速度和精度不能兼顾。基于FPGA的快速原型系统能够准确快速的模拟片上网络的各种行为,但目前各FPGA厂商和片上网络研究机构均未提供支持片上网络IP核,这增加了片上网络
本文设计了一种具有完整的路由功能、统一的对外接口、灵活的参数设定、具有全面的状态监测功能的片上网络路由器IP核。该路由器IP核具有如下功能:能够连接总线和用户逻辑两种接口、路由延时可变、路由算法和数据包格式可选、缓存深度可由用户配置、能够搭建片上网络快速原型系统。该路由器IP核主要由四个功能模块组成:总线命令转换模块、延时可变路由模块(路由子模块、仲裁子模块和交换阵列模块),路由状态检测模块、用户自定义逻辑模块。
本文主要通过modelsim仿真工具对所设计的路由节点各个功能模块进行了仿真,并在Xilinx的VirtexII Pro XUP的FPGA开发板上通过串口监测路由节点的状态。
关键词:片上网络;拓扑结构;路由算法;路由节点;FPGA设计
The design of routing IP Core based on NoC
Abstract
As the growing development of semiconductor technology and intergrated circuits, more and more IP cores integrated on one single chip. Some problems have become difficult to be solved in designing SoC based on chip bus. Firstly, synchronization of global clock is impossible.Secondly, address space is limited. Thirdly, chip bus can not support multi-node parrallel communication. As a consequence, the technology of computer networks was transplanted into SoC design to sovle systematic problems of chip bus and this has been the hot topic in research field. The scalable ability of NoC well meets the challenge of new design requirement
您可能关注的文档
最近下载
- 2023年辽宁省沈阳市中考道德与法治(政治)模拟试题卷(含答案解析).pdf
- 【精品】人教版劳动三年级下册《垃圾分类我宣讲》说课稿.docx
- 心理健康指导专项职业能力理论知识考核试卷及答案.docx VIP
- 历年全国各地中考数学真题压轴题训练——函数专题填空题部分(100题)(原卷版).docx VIP
- 《核心素养导向下的小学英语阅读教学的实践与探究》开题报告[001].docx VIP
- 山西太原市高中数学竞赛解题策略-几何分册第5章直角三角形中直角边所在直线上的点.doc VIP
- 北京市昌平区2023-2024学年高一下学期期末质量抽测数学试卷含答案.pdf VIP
- 五星酒店项目工程装饰施工组织设计.doc
- 心理健康指导理论知识专项考核试题题库及答案.pdf VIP
- 心理健康指导理论知识考核试题(含答案).pdf VIP
文档评论(0)