第6章 微处理器读写引脚.ppt

3. 中断请求和响应引脚(续2) NMI(Non-Maskable Interrupt) 不可屏蔽中断请求,输入、上升沿有效 有效时,表示外界向CPU申请不可屏蔽中断 该请求的优先级别高于INTR,并且不能在CPU内被屏蔽 当系统发生紧急情况时,可通过他向CPU申请不可屏蔽中断服务 主机与外设进行数据交换通常采用可屏蔽中断 不可屏蔽中断通常用于处理掉电等系统故障 4. 总线请求和响应引脚 HOLD 总线保持(即总线请求),输入、高电平有效 有效时,表示总线请求设备向CPU申请占有总线 该信号从有效回到无效时,表示总线请求设备对总线的使用已经结束,通知CPU收回对总线的控制权 DMA控制器等主控设备通过HOLD申请 占用系统总线(通常由CPU控制) 4. 总线请求和响应引脚(续1) HLDA(HOLD Acknowledge) 总线保持响应(即总线响应),输出、高电平有效 有效时,表示CPU已响应总线请求并已将总线释放 此时CPU的地址总线、数据总线及具有三态输出能力的控制总线将全面呈现高阻,使总线请求设备可以顺利接管总线 待到总线请求信号HOLD无效,总线响应信号HLDA也转为无效,CPU重新获得总线控制权 5. 其它引脚 RESET 复位请求,输入、高电平有效 该信号有效(至少保持4个时钟周期的高电平),将使CPU回到其初始状态;当他再度返回无效时,CPU将重新开始工作 C

文档评论(0)

1亿VIP精品文档

相关文档