低频率数字相位差测量仪设计 大学毕业设计.docVIP

  • 10
  • 0
  • 约7.99千字
  • 约 21页
  • 2017-02-04 发布于辽宁
  • 举报

低频率数字相位差测量仪设计 大学毕业设计.doc

引言 相位差测量数字化的优点在于硬件成本低、适应性强、对于不同的测量对象只需要改变程序的算法,且精度一般优于模拟式测量。在电工仪表、同步检测的数据处理以及电工实验中,常常需要测量两列同频率信号之间的相位差。例如,电力系统中电网并网合闸时,需要求两电网的电信号的相位差。相位差测量的方法很多,典型的传统方法是通过示波器测量,这种方法误差较大,读数不方便。为此,我们设计了一种基于锁相环倍(分)频的相位差测量仪,该仪器以锁相环倍(分)频电路为核心,实现了工频信号相位差的自动测量及数字显示。 论文摘要 本系统为低频数字式相位/频率测量仪,由移相网络模块、相位差测量模块及频率测量模块三大部份构成,其系统功能主要是进行相位差测量及频率测量。 移相网络主要是由RC移相电路和LM324运放电路组成,将被测信号送入移相网络,经RC移相、LM324隔离放大,产生两路信号,一路为基准信号经过波形转换,另一路为移相后的信号。分别经过波形转换、整形、二分频送给相位测量模块及频率测量模块。 相位差测量仪主要是由锁相环PLL(Phase Lock Loop)产生360倍频基准信号和移相网络的基准信号与待测信号进行异或后的信号作为显示器的闸门电路和控制信号。 频率测量模块主要是用计数法测量频率的,它是有某个已知标准时间间隔Ts内,测出被测信号重复出现的次数N,然后计算出频率f=N/Ts. 显示电路

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档