Verilog HDL 数字系统设计及实践 各层次Verilog描述形式和电路建模培训教程文件.pptVIP

  • 18
  • 0
  • 约4.51千字
  • 约 21页
  • 2017-02-07 发布于江苏
  • 举报

Verilog HDL 数字系统设计及实践 各层次Verilog描述形式和电路建模培训教程文件.ppt

* 第7章 各层次Verilog描述形式和电路建模 Verilog HDL 数字系统设计及实践 学习指南 【知识目标】 (1)掌握各抽象层次的Verilog HDL描述形式; (2)了解Verilog HDL描述形式和实际电路建模的区别和联系; (3)了解基础的Verilog HDL仿真机制。 【技能目标】 (1) 利用各抽象层次的Verilog HDL描述形式进行电路建模; (2) 掌握基础的Verilog HDL仿真机制。 【重点难点】 (1) Verilog HDL仿真机制; (2) 各种描述形式如何在仿真中实现电路功能。 7.1 基本的数字电路单元模块 图7.1 利用电路基本单元模块构建数字电路 对RTL代码进行综合的过程,就是试图用这些单元模块来构建与RTL代码功能相同的门级电路的过程。 在数字电路中常用的电路基本单元模块有:各种组合逻辑门、边沿触发的D触发器、D锁存器、RAM存储器等等。 7.1 基本的数字电路单元模块 图7.2 各种数字电路建模形式 (a)组合逻辑建模 (b)同步时序逻辑建模 (c)异步时序逻辑建模 7.2 各抽象层次的Verilog HDL描述形式 Verilog HDL的描述形式可概况分为:门级描述(或称层次化描述)、数据流描述 和行为描述。不同层次的描述形式通常都可以用来对同一个功能电路进行建模,即它 们综合处理

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档