学期数字电子技术电子教案(第5讲)新.pptVIP

  • 5
  • 0
  • 约1.45千字
  • 约 14页
  • 2017-02-09 发布于江苏
  • 举报

学期数字电子技术电子教案(第5讲)新.ppt

学期数字电子技术电子教案(第5讲)新

于军制作 * 4.3.1 编码器 编码器的逻辑功能就是将输入的每个高、低电平信号编成一个对应的二进制代码。 一、普通编码器 特点:任何时刻只允许输入一个编码信号,否则输出将发生混乱。 例:3 位二进制普通编码器 常见的组合逻辑电路有编码器、译码器、数据选择器、数值比较器、加法器、函数发生器、奇偶校验器/发生器等。 §4-3 若干常用的组合逻辑电路 编码器有普通编码器和优先编码器两类。 框图如图所示: 真值表 二、优先编码器 特点:允许同时输入两个以上的编码信号,但在设计优先编码器时已经将所有的输入信号按优先顺序排了队,当几个输入 信号同时出现时,只对其中优先权最高的一个进行编码。 下面介绍8线-3线优先编码器74HC148 1、74HC148的引脚图 如果任何时刻I0 ~ I7当中仅有一个取值为1,即输入变量取值的组合仅有真值表中列出的八种状态,则输 入变量为其他取值下其值等于 1 的那些 最小项均为约束项。利用这些约束项可 将上式化简,得到 2、74HC148的功能表 为控制使能输入端。 为选通输出端。 为扩展输出端。 优先编码器74HC148的输入和 输出均以低电平作为有效信号。 将 十六个低电平输入信号编为0000~1111十六个4 位二进制代码,其中 的优先权最高, 的优先权最低。 例4.3.1 试用两片74HC148接成16线-4线优先编码器。 三、二-十进制优先编码器74LS147 1、74LS147的引脚图 2、74LS147的功能表 4.3.2 译码器 译码器的逻辑功能是将每个输入 的二进制代码译成对应的输出高、低电平信号或 一个代码。 因此,译码是编码的反操作。 二进制译码器的输入是一组二进制代码,输出是一组与输入代码一一对应的高、低电平信号。 常用的译码器电路有: 二进制译码器,二-十进制译码器,显示译码器等。 一、二进制译码器 译码器的框图 译码器的真值表 以3 位二进制译码器为例进行说明 采用二极管与门阵列构成的 3位二进制译码器。 图中的A2、A1、A0是输入端。Y0 ~ Y7 是 8 个输出端。 假定电源电压VCC = 5V,输入信号的高、低电平分别为 3V和 0V,二极管的导通压降为0.7V。 缺点:第一是电路的输入电阻较低而输出电阻较高;第二是输出的高、低电平信号发生偏移(偏离输入信号的高、低电平)。 因此,中规模集成电路译码器中多半采用三极管集成门电路结构。 3线-8线译码器74HC138 74HC138的引脚图 由此可以看出,译码器的译码输出为三个 输入变量的全部最小项,所以也将这种译 码器称为最小项译码器。 74HC138的 逻辑图 74HC138的功能表 带控制输入端的译码器又是一个完整的数据分配器。 在图示电路中,如果将 S1作为“数据”输入端( 同时令 ),而 将A2A1A0作为“ 地址 ”输 入端,那么从 S1 送来的 数据只能通过由A2A1A0 所指定的一根输出线送 出去。 例4.3.2 用两片3线-8线译码器74HC138组成4线-16线译码器。 二、二-十进制译码器 二 -十进制译码器的逻辑功能是将输入BCD 码的10 个代码译成 10 个高、低电平输出信号。 二 -十进制译码器的逻辑图如图所示。 二 -十进制译码器的真值表 *

文档评论(0)

1亿VIP精品文档

相关文档