网站大量收购独家精品文档,联系QQ:2885784924

译码器及数据选择的器应用.docVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
译码器及数据选择的器应用

译码器及数据选择器的应用 一、实验目的 1.掌握译码器(74LS138)的逻辑功能和使用方法。 2.掌握数据选择器(74LS151)的逻辑功能和使用方法。 二、实验原理 译码器和数据选择器都属于中规模集成电路,中规模集成器件多数是专用的功能器件,具有某种特定的逻辑功能,采用这些功能器件实现组合逻辑函数,基本采用逻辑函数对比法。 在一般情况下,使用译码器和附加的门电路实现多输出逻辑函数较方便,而使用数据选择器实现单输出逻辑函数较方便。 1.译码器 一个n变量的译码器的输出包含了n变量的所有最小项.例如,如图5.1.4-1是3线/8线译码器 (74LS138) ,有三个选通端、和,只有当=1、+=0时,译码器才被选通,否则,译码器被禁止,所有的输出端被封锁在高电平。利用选片作用也可以将多片连接起来以扩展译码器的功能。8个输出包含3个变量的全部最小项的译码。表5.1.4-1是3线/8线译码器的功能表。用n变量译码器加上输出与非门电路,就能获得任何形式的输入变量不大于n的组合逻辑电路。 图1 74LS138(3线/8线译码器) 2.数据选择器 一个n个地址端的数据选择器,具有对2 n个数据选择的功能。例如,八选一数据选择器(74LS151),如图2所示,n=3,可完成八选一的功能,见表2。由真值表可写出: 数据选择器又称多开路开关,其功能是在多路并行传输数据中选通一路送到输出线上。 图2 74LS151(八选一数据选择器) 表5.1.4-2 74LS151功能表 控 制 输 入 输 出 Y 1 × × × 0 1 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 三、实验仪器及器材 数字实验箱一台,集成芯片74LS00、74LS20、74LS138、74LS151各一块,导线若干。 四、实验内容 1. 三输入变量译码器(74LS138) 1)功能测试:地址输入端A2A1A0是一组三位二进制代码,其中A2权最高,A0权最低。按实验电路图3接线,将实现结果填入功能表3中。 表 3 输 入 输 出 A2 A1 A0 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 74LS138 1 图3 电路图 2)用译码器(74LS138)和与非门(74LS20)实现多输出逻辑函数。 首先进行功能设计并确定实验步骤: (1) 将函数F1和F2化为最小项表达式,并进行变换,即: = m1 + m 2 + m 3 + m 5 = 由3线/8线译码器功能表可知,每一个输出信号只对应一个最小项,即: 则: (2)将输入变量A、B、C分别加到译码器的地址输入端A2A1A0,用与非门作为 F1、F2 的输出门,就可以得到译码器实现F1、F2 函数的逻辑电路。 (3)设计完成电路图4,将测试结果填入真值表4中 F1 74LS138 1 F2 图 4 电路图

文档评论(0)

cunzhu74 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档