- 1、本文档共50页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* 三进程有限状态机 AD0809工作时序 8.2.1 多进程有限状态机 图8-5 采样状态机结构框图 【例8-2】 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY ADCINT IS PORT(D : IN STD_LOGIC_VECTOR(7 DOWNTO 0); --来自0809转换好的8位数据 CLK : IN STD_LOGIC; --状态机工作时钟 EOC : IN STD_LOGIC; --转换状态指示,低电平表示正在转换 ALE : OUT STD_LOGIC; --8个模拟信号通道地址锁存信号 START : OUT STD_LOGIC; --转换开始信号 OE : OUT STD_LOGIC; --数据输出3态控制信号 ADDA : OUT STD_LOGIC; --信号通道最低位控制信号 LOCK0 : OUT STD_LOGIC; --观察数据锁存时钟 Q : OUT STD_LOGIC_VECTOR(7 DOWNTO 0)); --8位数据输出 END ADCINT; ARCHITECTURE behav OF ADCINT IS TYPE states IS (st0, st1, st2, st3,st4) ; --定义各状态子类型 SIGNAL current_state, next_state: states :=st0 ; SIGNAL REGL : STD_LOGIC_VECTOR(7 DOWNTO 0); SIGNAL LOCK : STD_LOGIC; -- 转换后数据输出锁存时钟信号 BEGIN ADDA = 1;--当ADDA=0,模拟信号进入通道IN0;当ADDA=1,则进入通道IN1 Q = REGL; LOCK0 = LOCK ; COM: PROCESS(current_state,EOC) BEGIN --规定各状态转换方式 CASE current_state IS WHEN st0=ALE=0;START=0;LOCK=0;OE=0; next_state = st1; --0809初始化 (接下页) WHEN st1=ALE=1;START=1;LOCK=0;OE=0; next_state = st2; --启动采样 WHEN st2= ALE=0;START=0;LOCK=0;OE=0; IF (EOC=1) THEN next_state = st3; --EOC=1表明转换结束 ELSE next_state = st2; END IF ; --转换未结束,继续等待 WHEN st3= ALE=0;START=0;LOCK=0;OE=1; next_state = st4;--开启OE,输出转换好的数据 WHEN st4= ALE=0;START=0;LOCK=1;OE=1; next_state = st0; WHEN OTHERS = next_state = st0; END CASE ; END PROCESS COM ; REG: PROCESS (CLK) BEGIN IF (CLKEVENT AND CLK=1) THEN current_state=next_state; END IF; END PROCESS REG ;-- 由信号current_state将当前状态值带出此进程:REG LATCH1: PROCESS (LOCK) -- 此进程中,在LOCK的上升沿,将转换好的数据锁入 BEGIN IF LOCK=1 AND LOCKEVENT THEN REGL = D ; END IF; END PROCESS LATCH1 ; END behav; 【例8-3】将例8-2中的组合进程COM分成两个组合进程COM1和COM2,如下: COM1: PROCESS(current_state,EOC) BEGIN
您可能关注的文档
- 有界临界磁场优秀培训书.ppt
- 有界磁场中的动态分析优秀培训书.ppt
- 有界磁场中带电粒子运动问题的归类优秀培训书.ppt
- 有界磁场优秀培训书.ppt
- 有理数的乘法演示文件修改版.ppt
- 有机质谱中的裂解反应优秀培训书.ppt
- 有理数的大小比较演示文件修改版.ppt
- 有限与无限思想优秀培训书.ppt
- 有机玻璃板的材质简介优秀培训书.ppt
- 有限元与ANSYS概述优秀培训书.ppt
- 基层检察实践新探:J省S县羁押必要性审查的实证剖析与路径优化.docx
- 金融衍生品风险剖析与美国《金融监管改革法案》的多维审视.docx
- 论中小学教师批评权的法理基础与法律保障构建.docx
- 环境伦理引领下的环境法变革与重塑:理论、困境与实践进路.docx
- 结核分枝杆菌耐药状况剖析:机制、监测与应对策略.docx
- 全髋关节置换术与切开复位内固定术治疗老年股骨颈骨折疗效的Meta分析:基于多维度数据的精准剖析.docx
- 新课标高中优秀作文精品集锦.doc
- 新时期师德师风现状及其对策思考.doc
- R公司员工激励机制深度剖析与创新路径.docx
- 英语报刊隐喻剖析与汉译策略探索:基于跨文化视角.docx
文档评论(0)