实验二不同描述加法器设计.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验二不同描述加法器设计

实验二加法器设计 程序设计方法 图形输入方法 实验二 加法器设计(一) 图形输入加法器设计(三) 4位超前进位加法器 LIBRARY IEEE; USE IEEE STD_LOGIC_1164.ALL; ENTITY adder4 IS PORT (a, b:IN STD_LOGIC_VECTOR (3DOWN TO 0 ) ci:IN STD_LOGIC; sum:OUT STD_LOGIC_VECTOR (3 DOWN TO 0 ); cout:OUT STD_LOGIC); END adde4r; ARCHITECTURE rtl_adder4 OF adder4 IS SIGNAL g, p, c:STD_LOGIC_VECTOR (3 DOWN TO 0 ); BEGIN p(0) = a(0) OR b(0); p(1) = a(1) OR b(1); p(2) = a(2) OR b(2); g(0) = a(0) AND b(0); qq(2):=not(A(2)) xor not(b(2)); sq(2):=not(qq(2)) xor not(cq(1)); IF(A(2) XOR B(2)=1) THEN cq(2):=cq(1); else cq(2):=a(2); end if;--- qq(3):=not(A(3)) xor not(b(3)); sq(3):=not(qq(3)) xor not(cq(2)); --前一位位进位于高位相加并产生进位 IF((A(3) XOR B(3)=1) THEN cq(3):=cq(2); --与高位相加并产生进位 else cq(3):=a(3); end if;--- cout=cq(3); so=sq; end process; END ARCHITECTURE ART; 且矫闹碟暇馁滇溢鲜碳串罢瓮羹织菩坤吸颧赡愉宇坟偶怂另蹲浊年趣井踪实验二不同描述加法器设计实验二不同描述加法器设计 实验前,要求做好实验预习,掌握运算器ALU的特性, 实验过程中,要认真进行实验操作,仔细思考实验有关的内容,把自己想得不太明白的问题通过实验去理解清楚,争取得到最好的实验结果,达到预期的实验教学目的。试验完成后,写出实验报告。 岩专刁辜估设虹游此窘罩稗膜恒碱酞罩并搪童框隅猴惰哭侥危霉牧签扔啄实验二不同描述加法器设计实验二不同描述加法器设计 a[3:0] b[3:0] ci Sum[3:0] cout 失复颠嗜离西岁朽够榴潦烧乞弄殉缎勤预该臣弘巳掐瞧殆失汁却赁苫凑频实验二不同描述加法器设计实验二不同描述加法器设计 g(1) = a(1) AND b(1); g(2) = a(2) AND b(2); g(3) = a(3) AND b(3); c(0) = g(0) OR (p(0) AND ci ); c(1) = g(1) OR (p(1) AND g(0)) OR (p(1) AND p(0) AND ci); c(2) = g(2) OR (p(2) AND g(1)) OR (p(2) AND p(1) AND g(0)) OR (p(2) AND p(1) AND p(0) AND ci); c(3) = g(3) OR (p(3) AND g(2)) OR (p(3) AND p(2) AND g(1)) OR (p(3) AND p(2) AND p(1) AND g(0)) OR (p(3) AND p(2) AND p(1) AND p(0) AND ci); cout = c(3); sum(0) = a(0) XOR b(0) XOR ci; sum(1) = a(1) XOR b(1) XOR c(0); sum(2) = a(2) XOR b(2) XOR c(1); sum(3) = a(3) XOR b(3) XOR c(2); END rtl_adder4; 裙涧娱买翻禽蔚自划磅篇盘邹窃挽封竿辖恃目玛宇劈碌师胞凄室舔巢拂蹬实验二不同描述加法器设计实验二不同描述加法器设计 * 憎个脸敦锑鸣殷倒睛郸俩总成响屑揩耶炬鞘熊麦豢悠顿违趁宋祁杂瑶烂稳实验二不同描述加法器设计实验二不同描述加法器设计 一、实验目的: 1、学习和掌握半加器全加器的工

文档评论(0)

ea238982 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档