- 1、本文档共89页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第2章DSP控制器总体结构
山东大学控制学院 张东亮 第2章 F281x DSP控制器总体结构 本章内容: 2.1 DSP的引脚及其功能 2.2 DSP的片内硬件资源 2.3 存储器扩展外部接口XINTF 2.4 DSP 片内Flash和OTP存储器 2.5 代码安全模块CSM 2.1 DSP的引脚及其功能 2.2 DSP的片内硬件资源 2.3 存储器扩展外部接口XINTF 2.4 DSP 片内Flash和OTP存储器 2.5 代码安全模块CSM 2.6 时钟与低功耗模式 3. 低功耗模式 2.7 看门狗定时器 2.8 32位CPU定时器 2.9 通用输入/输出GPIO 2.10 片内外设寄存器 2.11 外设中断扩展PIE 外设帧1寄存器 外设帧2寄存器 2. 受EALLOW保护的寄存器 281x中有许多外设控制寄存器受EALLOW保护,即CPU不能写。CPU状态寄存器ST1的EALLOW位(ST1.6)指明了寄存器的保护状态。 受EALLOW保护的寄存器有:DSP仿真寄存器、Flash寄存器、CSM寄存器、PIE向量表、系统控制寄存器、GPIO MUX寄存器、特定的eCAN寄存器。 受CSM影响的片内资源 Flash (128/64KW) 0x3D 8000~0x3F 7FFF OTP (1KW) 0x3D 7800~0x3D 7BFF L1 SARAM (4KW) 0x9000~0x9FFF L0 SARAM (4KW) 0x8000~0x8FFF 块 地址 CSM的状态和控制寄存器CSMCR R-1 R-10111 R-0 W-1 复位值 SECURE Reserved Reserved FORCESEC 名称 0 6-1 14-7 15 Bit D15, FORCESEC位, 写1可以清除KEY寄存器,并使DSP安全。 D0, SECURE,只读位,反映了DSP目前的状态。 1 DSP安全,CSM锁定。 0 DSP不安全,CSM被解锁。 密码匹配流程PMF 解除DSP对L0和L1的安全保护的C语言程序。 int i5, i; volatile int *PWL; // PWL指针 PWL=CsmPwl.PSWD0;//指向PSWD0处,即0x3F 7FF8处 for (i5=0; i58; i5++) i=*PWL++; //进行8次虚读 //如果PWL=全1,以下代码对未保护的CSM是不必要的。 //向关键字寄存器写密码 //asm (“ EALLOW”); //密码寄存器受EALLOW保护 //CsmReg.KEY0= PASSWORD0; … //CsmReg.KEY7= PASSWORD7; // asm (“ EDIS”); 重新保护的C代码 volatile int *PWL=0x0AE0; //CSM寄存器文件, 设置FORCESEC位 asm(“ EALLOW”); //CSMSCR寄存器受EALLOW保护 *PWL=0x8000; asm(“ EDIS”); 不同外设的时钟和复位电路 系统时钟SYSCLKOUT即输入时钟CLKIN 1. 时钟 外设时钟控制寄存器PCLKCR D15,D13, D9, D7-4 Reserved位。 D14 ECANENCLK , 若设为1,则使能CAN外设中的系统时钟SYSCLKOUT 。否则禁止。 D12 MCBSPENCLK , 若设为1,则使能McBSP外设中的低速时钟LSPCLK 。 D11 SCIBENCLK , 若设为1,则使能SCI-B外设中的低速时钟LSPCLK 。 D10 SCIAENCLK , 若设为1,则使能SCI-A外设中的低速时钟LSPCLK 。 D8 SPIBENCLK , 若设为1,则使能SPI外设中的低速时钟LSPCLK 。 D3 ADCENCLK , 若设为1,则使能ADC外设中的高速时钟HSPCLK 。 D2 Reserved位。 D1 EVBENCLK , 若设为1,则使能EVB外设中的高速时钟HSPCLK 。 D0 EVAENCLK , 若设为1,则使能EVA外设中的高速时钟HSPCLK 。 系统控制与外设状态寄存器 SCSR D15-3: Reserved D2: WDINTS , 看门狗WD中断状态位。 D1: WDENINT,看门狗WD中断使能位。如果设为1,则WD复位WDRST输出信号禁止,看门狗WD中断使能。 D0:WD OVERR
您可能关注的文档
- 第1章 微观经济学导论.ppt
- 第1章 财务管理总论.ppt
- 第1章3画图与长文档的处理.ppt
- 第1章 美育与素质教育.ppt
- 第1章__微机基础知识__李朝青--单片机原理及接口技术(第3版)ppt课件.ppt
- 第1章_操作系统概述习题及答案.doc
- 第1章习题.ppt
- 第1章公共关系的本质.ppt
- 第1章控制工程基础(新).ppt
- 第1章数据结构.ppt
- 2026届新高考政治热点备考复习文化强国与文化自信.pptx
- 2026届新高考政治热点备考复习全面推进依法治国的总目标与原则.pptx
- 2026届新高考政治热点冲刺复习 只有社会主义才能救中国.pptx
- 2026届新高考政治热点冲刺复习世界是普遍联系的.pptx
- 2026届新高考政治热点冲刺复习哲学基本思想与辩证唯物论.pptx
- 2026届新高考政治热点冲刺复习--只有中国特色社会主义才能发展中国.pptx
- 2026届新高考政治热点备考复习严格执法.pptx
- 2026届新高考政治热点备考复习法治中国建设.pptx
- 2026届新高考政治热点备考复习发展中国特色社会主义文化.pptx
- 2026届新高考政治热点备考复习学习借鉴外来文化的有益成果.pptx
文档评论(0)