第八章 时序逻辑电路设计.pptVIP

  1. 1、本文档共45页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第八章 时序逻辑电路设计 时序逻辑电路设计步骤(补充) 任何时序电路都是用时钟信号作为驱动信号的。 时序电路只是在时钟信号的有效沿或电平到来时,其状态才发生变化。 因此,时钟信号通常是描述时序电路的程序的执行条件。 3)时钟边沿的描述 8.1.2 触发器的同步和非同步复位 2) 非同步复位 8.2 触发器 8.2.2 JK触发器 8.3 寄存器 8位串行输入、串行输出移位寄存器 8.4 计数器 8位移位寄存器直接用信号连接描述 进程中执行信号代入语句时,被代入信号量的值在当时并没有发生改变,直到进程结束,代入过程才同时发生。此例描述了移位功能。 若将程序中信号改成变量,变量赋值语句中,被赋值的变量的值会立即改变,结果如何? 在数字电子技术中应用的最多的时序逻辑电路。计数器不仅能用于对时钟脉冲计数,还可以用于分频、定时、产生节拍脉冲和脉冲序列以及进行数字运算等。但是并无法显示计算结果,一般都是要通过外接LCD或LED屏才能显示。 1、如果按照计数器中的触发器是否同时翻转分类,可将计数器分为同步计数器和异步计数器两种。   常见的同步计数器有74160系列,74LS190系列,常见的异步计数器有74LS290系列。 2、如果按照技术过程中数字增减分类,又可将计数器分为加法计数器和减法计数器,随时钟信号不断增减的为加法计数器,不断减少的为减法计数器。 同步计数器指在时钟脉冲(计数脉冲)的控制下,构成计数器的各触发器状态同时发生变化的计数器。 8.4.1 同步计数器 (1) 带允许端的十二进制计数器 计数器由4个触发器构成,clr是清零,en是计数控制端,qa,qb ,qc,qd为计数器的4位二进制值的输出端。 带允许端的十二进制计数器 调用了标准逻辑无符号包 定义了计数中间信号,由于输出qa,qb,qc,qd被定义为out类型 PROCESS后跟两个敏感信号 判断清零信号 判断计数使能信号 判断时钟信号 判断计数的终点 ‘’ 不同类型数据值可以进行相加,这是因为调用了标准逻辑无符号程序包 (2) 可逆计数器 可逆计数器根据计数控制信号的不同,在时钟脉冲作用下,可以实现加1和减1的操作。控制端updn=‘1’计数器加1,updn=‘0’计数器减1。 可逆计数器(加减计数器)程序设计 调用了标准逻辑无符号包 定义了计数中间信号 PROCESS后跟两个敏感信号 判断清零信号 判断时钟信号 加计数和减计数判断 不同类型数据值可以进行相加减法,这是因为调用了标准逻辑无符号程序包 (3) 六十进制计数器 4位二进制计数器构成1位BCD十进制计数器,六十进制计数器可由两位十进制计数器连接。六十进制计数器常用于时钟计数。 六十进制计数器设计程序 调用了标准逻辑无符号包 计数器个位输出端,4位 计数器十位输出端,3位 定义了两个中间信号 * * 时序逻辑电路定义:任意时刻的输出不仅取决于当时的输入信号,而且还取决于电路原来的状态,或者说,还与以前的输入有关。 按照电路的工作方式,时序逻辑电路可分为同步时序逻辑电路(简称同步时序电路)和异步时序逻辑电路(简称异步时序电路)两种类型。 常见的时序逻辑电路有触发器、计数器、寄存器等。 概述 画出状态转换图 填写状态转换真值表 次态卡诺图 选定触发器类型求出输出方程、状态方程和驱动方程 画电路图 8.1 时钟信号和复位信号 8.1.1 时钟信号描述 时序电路总是以时钟进程形式来描述,方式有两种: 1) 进程的敏感信号是时钟信号 2) 用进程中的WAIT ON语句等待时钟 1) 进程的敏感信号是时钟信号 在这种情况下,时钟信号应作为敏感信号,显式地出现在PROCESS语句后跟的括号中,例如PROCESS( clock_signal)。时钟信号边沿的到来,将作为时序电路语句执行的条件。例: PROCESS ( clock_signal ) BEGIN IF ( clock_edge_condition ) THEN signal_out=signal_in; --- 其它时序语句; --- END IF; END PROCESS; 该进程在时钟信号发生变化时被启动,而在时钟边沿的条件得到满足时才真正执行时序电路所对应的语句。 使用了IF语句对时钟沿进行说明。 在这种情况下,描述时序电路的进程将没有敏感信号,而是用WAIT ON 语句来控制进程的执行。也就是说,进程通常停留在WAIT ON语句上,只有在时钟信号到来,且满足边沿条件时,其余的语句才能执行,如下例如示: PROCESS BEGIN

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档