- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字无线视频通信系统的设计
数字无线视频通信系统的设计 本文关键字:? 监测 CMOS 放大器 无线通信 FPGA 4G 射频 2.5G 晶体 天线
摘要:介绍一种用于家庭可视门铃的无线视频通信系统。该系统将数字摄像头采集的图像数据经过滤波、放大等处理,调制到2.4GHz的载波上,由无线收发模块发射击去;接收端将该视频数据解调还原,并传送到显示模块,在LCD显示出来。
关键词:nRF2401 无线视频信号 AT89C52 摄像头7260 目前,国内安装的可视门铃多数是有线的,或是通过类似于电视系统的调幅或调频方式来发送图像的。出于成本的考虑,这些可视门铃系统传输距离受限制,信号质量不高,抗干扰性差。随着用户要求的提高,尤其是在大型别墅中,门铃和图像接收端相距较远,这就需要将有线变为无线,模拟信号调幅或调频无线传输变为数字信号调制(FSK,QFSK,GFSK)无线传输。FSK(Frequency Shift Keying)即键控频移,QFSK(Quadrature Frequency Shift Keying)即正交键控频移,GFSK(Guassian Frequency Shift Keying)即高斯键控频移。通过系统的数字化,图像信号质量得到提高,抗干扰性得到大大加强;同时,整个系统的体积相比其它的传输方式将会减小很多,因此,具有广泛的商业应用价值和发展前景。
由于我们的系统用于别墅单用户的可视门铃,因此对图像的连续性要求不高。设想一直,在户主听到门铃响,再到门口查看监视器的画面最少需要3s。只需要传输1帧图像到监视终端,让户主看到来访者是谁就可以了。因此由于成本的原因,我们会把采集到的图像直接传输出去而中间不会加上昂贵的图像压缩解压缩芯片。 整个数字无线视频通信系统主要由三个模块构成:图像采集模块、数据传输模块、图像接收显示模块,如图1所示。
1 图像采集模块 该模块的硬件框图如图2所示。 摄像头7620是256色30万像素的CMOS摄像头。它输出并行16位图像信号,包括8位的色度信号、8位的亮度信号以及场同步与行同步信号。1帧图像(640×480)的尺寸是640×480×16=4 915 200(位) 如果以RF发送模块nRF2401的最大速度1Mbps来计算,发送1帧图像所要的时间为4 915 200/1 000 000=4.9152(s) 这显然太长了。不过,7620还有一种工作模式就是,通过降低分辨率来减少图像尺寸。这种模式提供了320×240的图像。这样,图像数据不到3s就可以到达接收端,满足可视门铃的要求。
8位色度信号、8位亮度信号以及场同步与行同步信号先通过FPGA缓存到RAM,同时转换为异步串行数据,通过RF模块发送。图3是7620的工作时序。 图3中,Y信号是8位亮度信号,UV是8位色度信号。VSYNC是场同步信号,HREF是行同步信号。 FPGA的工作是完成图像数据的缓存控制以及启动RF模块发送图像数据。这里,采用Altera公司的EPF6016。它是一颗16000门的FPGA。图4为FPGA与摄像头7260、MCU以及RF模块的连接示意图。 图4中,U1为EPF6016ATC100,J1是FPGA与摄像头7260的连接插座。Y、UV、VSYNC和HREF的定义如前,READY是MCU对FPGA的控制信号,DATA是FPGA与RF模块之间的串行数据线。
当用户按下门铃,MCU收到命令开启照明灯,同时初始化摄像头7260,并发送READY信号给FPGA,通知其准备接收图像信号。由7260的工作时序可以看到,当摄像头采集到一帧图像后,VSYNC便发送1个高电平,FPGA准备接收信号。1帧图像由很多行组成。这些行在场同步信号VSYNC的两个高电平之间传送。而每一行的信号传输现时由HREF同步。当HREF的上升沿来到后,FPGA开始接收图像数据。在PCLK的上升沿,每一行的图像数据通过Y口和UV口送出,从时序图可以看到1行包括640个点。 FPGA需要将收到的图像缓存到512KB的RAM,需要有20位的地址信号线和8位的数据信号线。 FPGA采集到的图像信号是并长的数字信号。要将这些信号发射出去,还需要转化为异步串行数据,这个工作由FPGA来完成。我们所规定的异步串行通信协议和通用的RS232协议类似: 没有信号时,DATA线为高电平;要传送数据的时候,先发送1个低电平脉冲(起始位),紧接着2个字节的数据(Y[7:0],UV[7:0],然后再发送1个高电平脉冲(停止位)。1帧有效的串行数据就由这几部分构成。 微控制器MCU主要完成以下几个任务: 初始化数字摄像头7620;
您可能关注的文档
最近下载
- 中级财政税收-中级经济师《财政税收实务》押题密卷2.docx VIP
- 陕西煤业化工集团有限责任公司生产安全事故应急预案(1).pptx VIP
- DB65T 4929-2025儿童福利机构 义务教育阶段重度残疾儿童少年送教上门服务指南.docx VIP
- 建筑抗震支吊架通用技术条件.pdf VIP
- 医学基础知识复习资料.docx VIP
- 全口义齿汇总.ppt VIP
- 如何购买电脑.pptx VIP
- 急性一氧化碳中毒诊治专家共识.pptx VIP
- (正式版)DB65∕T 4929-2025 《儿童福利机构 义务教育阶段重度残疾儿童少年送教上门服务指南》.docx VIP
- 《混凝土外观质量缺陷及治理措施》ppt课件模板.ppt VIP
原创力文档


文档评论(0)