数字系统设计复习概要.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字系统设计复习概要

第一章 电子系统设计概论 1、数字系统与数字器件; 2、SOC 和 SOPC; 3、构建数字系统的方法以及他们的特点; 4、PLD数字系统的特点; 5、可编程逻辑器件PLD(什么是PLD、为什么会发展PLD、PLD器件的优点、PLD的发展趋势); 6、PLD与MCU的区别; 7、EDA的含义、EDA设计方法、EDA应用(3个方面); 8、用EDA开发PLD时的设计输入、设计处理、设计验证包含哪些内容。 第二章 可编程逻辑器件基础 1、阵列型简单PLD器件的种类及结构组成; 2、现代PLD使用的内部编程元件种类; (1) 一次性编程的熔丝(Fuse)或反熔丝(Antifuse)开关; (2) 基于浮栅技术的存储器。包括紫外线电擦除和电擦除的EPROM、E2PROM与Flash Memory(闪速存储器,简称为闪存); (3) 允许无限次编程使用的静态存储器SRAM。 3、PAL器件的结构和输出类型; 4、简述GAL器件的基本结构、特点和工作原理。GAL16V8的组成,GAL的输出逻辑宏单元OLMC的几种组态和特点。 第三章 CPLD/FPGA基础 1、CPLD/FPGA的中英文全称、CPLD/FPGA 的主要特点、SPLD和CPLD/FPGA的划分、CPLD与GAL的异同、CPLD的技术发展基础、如何使用CPLD/FPGA 。 2、CPLD的组成及各部分的作用、CPLD的性能特点。Alera公司CPLD器件可编程内连线PI的特点。 3、FPGA的组成及各部分的作用、查找表LUT作用和工作原理、FPGA的性能特点。Xilinx 公司的FPGA器件可编程互连线的种类与作用。 4、CPLD与FPGA的异同。 第四章 ALTERA的CPLD与FPGA器件 1、ALTERA 的产品系列、Altera 器件性能特点; 2、Altera MAX 7000 结构、MAX 7000利用什么技术实现复杂逻辑函数、MAX 7000宏单元的组成。Alera公司MAX7000器件扩展乘积项的种类和作用。 3、FLEX 10K组成、特点。什么是嵌入式阵列EAB、作用。FLEX 10K利用什么技术实现复杂逻辑函数,FLEX 10K器件LE的组成。 4、什么是边界扫描测试、边界扫描测试的作用。标准的边界扫描测试用信号线。JTAG的全称(Joint Test Action Group) 第5章 AHDL硬件描述语言 1、AHDL的英文全称――Altera Hardware Description Language (AHDL) 2、MAX+PLUS的英文全称 MAX+PLUS II Altera’s Multiple Array MatriX Programmable Logic User System. The MAX+PLUS II software is a set of computer programs and hardware support products that allow design and implementation of custom logic with ACEX 1K, FLEX 10K, FLEX 8000, FLEX 6000, MAX 9000, MAX 7000, MAX 3000A, MAX 5000, and Classic devices. 3、什么是硬件描述语言; 4、集成电路的层次化设计; 5、软核、固核、硬核; 6、用HDL设计PLD数字系统的步骤;用HDL进行CPLD设计的优点 7、AHDL的组成、结构、语法、语句、运算、数组、状态机········,要求掌握编程技术,编程难度和课堂示例、实验程序、作业相当。 8、编程要求: ⑴由电路图写程序;由程序画出电路图; ⑵由功能表写程序; ⑶由状态图写程序; ⑷由文字描述功能写程序; ⑸分频计数设计、脉冲占空比设计、显示译码设计; 第六章 CPLD/FPGA的配置与下载 1、什么是配置与下载、器件编程下载的分类、CPLD/FPGA器件的工作状态。 2、用ByteBlaster配置的两种模式。 3、FLEXl0K系列器件的四种配置方式、工作原理、步骤。 4、EPC1及其配置电路图。 5、了解ALTERA的编程文件。 答疑安排: 时间:待考试日期确定后通知班长 地点:信电楼B518 考试题型: 判断题 、填空题、选择、简答题 、编程题 考试型式:闭卷 课程成绩 =考试50%+实验30%+(作业+课堂测试+出勤)20%

文档评论(0)

kaiss + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档