- 1、本文档共5页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术实验【DOC精选】
EDA技术实验
实验一:全加器设计
1. 实验目的
熟悉EDA设计流程;
熟悉QUARTUS II工具软件。
2. 实验内容
1) 建立文件夹
打开电脑,进入WindowsXP操作系统
建立自己的文件夹(目录),如的D:\myeda。
QUARTUS II不能识别中文,文件及文件夹名不能用中文。
2) 原理图设计输入
打开QUARTUS II,选菜单File→New,在弹出的File Type窗口中选择BlockDiagram/Schematic File项,按OK后打开原理图编辑窗。
(1) 放置元件
在原理图编辑窗中的任何一个空白处双击鼠标左键或单击右键,跳出一个选择窗,选择此窗中的Enter Symbol项输入元件,出现元件选择窗口。
元件选择窗口中Symbol Libraries:的路径c:\ QUARTUS II\max2lib\prim下为基本逻辑元件库,双击之,在Symbol Files:下出现prim中的所有元件,选中你需要的元件(如:二与门,即and2);或者在Symbol Name:中直接输入元件名称(and2),单击OK键。你需要的元件(and2)会出现在原理图编辑窗中。
为了设计半加器,分别调入元件and2、not、xnor、input和output。
如果安放相同元件,只要按住CTRL键,同时用鼠标拖动该元件。
(2) 添加连线
把鼠标移到引脚附近,则鼠标光标自动由箭头变位十字,按住鼠标左键拖动,即可画出连线。然后用鼠标分别在input和output的PIN-NAME上双击使其变黑色,再用键盘分别输入各引脚名:ain、bin、co和so。
(3). 保存原理图
单击File→Save as…按扭,出现对话框,选择自己的目录(如c:\myeda)、合适名称保存刚才输入的原理图,原理图的扩展名为.gdf,本实验取名hadd.gdf。如图1-1所示。
图1-1 一位半加器图
(4) 设置工程文件(Project)
方法1 选择File(Project(Set Project to Current File,即将当前的设计文件设置成工程。
方法2 如果设计文件未打开,选File(Project(Name,然后在跳出的Project Name窗中找到c:\myeda目录,在其File小窗口中双击hadd.gdf文件。
选择此项后可以看到窗口左上角显示出所设文件路径的变化。
3) 选择目标器件
单击Assign→Device,跳出Device窗口,此窗口的Device Family是器件序列栏,首先在此栏中选定目标器件对应的序列名,如EPM7128S对应的是MAX7000S系列;EPF10K10对应的是FLEX10K系列等。根据实际情况完成器件选择后(如EPF10K10LC84-4),按OK键。
应将此栏下方标有Show only Fastest Speed Grades的勾消去,以便显示出所有速度级别的器件。
4) 编译(Compiler)
单击QUARTUS II→Compiler,跳出Compiler窗口,此编译器的功能包括网表文件的提取、设计文件的排错、逻辑综合、逻辑分配、适配(结构综合)、时序仿真文件提取和编程下载文件装配等。单击Start,开始编译。如果发现有错,排除错误后再次编译。
5) 包装元件入库。
编译通过后,单击File→Create Default Symbol,当前文件变成了一个包装好的自己的单一元件(半加器:hadd),并被放置在工程路径指定的目录中以备后用。
6) 用两个半加器及一个或门连接而成一位全加器
我们将上述1~5步的工作看成是完成了的一个底层元件,并被包装入库。利用已做好的半加器hadd,完成原理图输入、连线、引脚命名、器件选择、保存、项目设置、编译等过程,完成顶层项目全加器的设计。如图1-2所示。
图1-2 一位全加器
半加器元件hadd的调用与库元件的调用方法一样。
以文件名add.gdf存在同一目录(c:\myeda)中。
7) 仿真,测试项目的正确性
(1)建立波形文件
在编译通过的情况下,选择File→New,再选择New窗中的Waveform Editor file项,或选QUARTUS II→Waveform Editor项,打开波形编辑窗。
(2)输入节点信号
在波形编辑窗的上方选择Node→Nodes from SNF。在弹出的窗口中,首先单击右上方的List键,这时左窗口将列出该项设计的所有信号节点。由于设计者有时只需要观察其中部分信号的波形,因此要利用中间的“=”键将需要观察的节点选到右栏中,然后单击OK键。
(3)设置仿真参数
波形编辑窗中已经调入了全加器的所有节点信号,在
文档评论(0)