毕业答辩基于WilkinsonADC的多通道模数变换ASIC的设计与实现.pptVIP

  • 6
  • 0
  • 约3.47千字
  • 约 32页
  • 2017-06-08 发布于天津
  • 举报

毕业答辩基于WilkinsonADC的多通道模数变换ASIC的设计与实现.ppt

毕业答辩基于WilkinsonADC的多通道模数变换ASIC的设计与实现.ppt

一种高速、高精度全差分采样保持电路的ASIC设计 片内ADC的结构选择——主流ADC发展趋势 采样保持电路在模数变换中的地位 多通道、高计数率变换需要较快的ADC变换速度 S/H将信号离散化,使后端电路仅面对固定电平,降低了孔径误差的影响,对后端电路要求降低 S/H电路是ADC动态误差的主要来源之一,对模数变换的性能影响至关重要 高速、高精度ADC要求S/H电路具有较小的精度误差(增益)和很小的建立时间(速度) 设计采样保持模块,应用在一款逐次逼近ADC设计中,实现实用性 优点 谐波 全差分电路抑制偶次谐波 开关注入效应 开关对差分支路注入等量电荷,电荷注入效应和时钟馈通效应作为共模噪声被抵消 运放失调 采样相运放失调被电容储存,读出相被抵消。运放失调被自动消零 电容匹配性 电容值仅影响采样速度,完全建立后采样信号同电容值无关 读出相未发生电荷转移,保持信号同电容值也无关 电容不需要精确匹配即能保证差分特性 改进和总结 采样保持电路的初步设计是成功的 可以供10bit以内的ADC作为高速采样保持模块集成应用 改进考虑: 采样开关可以采用自举开关形式,进一步降低开关导通电阻随输入信号的变化,提高动态性能 采样保持运放的结构可以做进一步优化 片外尚需全差分驱动运放,可以考虑片内集成该驱动单元 Thank you! 2010年 8月14日 中国科学院高能物理研究所 魏微 中国科学院“

文档评论(0)

1亿VIP精品文档

相关文档