- 1、本文档共10页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
串行输入序列脉冲检测电路的设计
辽 宁 工 学 院
电子技术基础课程设计(论文)
题目:串行输入序列脉冲检测电路的设计
院(系): 信息科学与工程学院
专业班级:
学 号:
学生姓名:
指导教师:
教师职称:
起止时间:
课程设计(论文)任务及评语
院(系):信息科学与工程学院 教研室:电子信息工程
学 号
学生姓名
专业班级
课程设计(论文)题目
串行输入序列脉冲检测电路的设计
课程设计(论文)任务
设计参数:
设计一串行数据检测器。当连续输入110时输出为“1”,其它情况下为“0
设计要求:
1 .分析设计要求,明确性能指标。必须仔细分析课题要求、性能、指标及应用环境等,广开思路,构思出各种总体方案,绘制结构框图。
2 .确定合理的总体方案。对各种方案进行比较,以电路的先进性、结构的繁简、成本的高低及制作的难易等方面作综合比较,并考虑器件的来源,敲定可行方案。
3 .设计各单元电路。总体方案化整为零,分解成若干子系统或单元电路,逐个设计。
4.组成系统。在一定幅面的图纸上合理布局,通常是按信号的流向,采用左进右出的规律摆放各电路,并标出必要的说明。
指导教师评语及成绩
成绩: 指导教师签字:
年 月 日
目 录
第1章 串行输入序列脉冲检测电路的设计方案论证 1
1.1串行输入序列脉冲检测电路的应用意义 1
1.2串行输入序列脉冲检测电路设计的要求 1
1.3 设计方案论证 2
1.4 总体设计方案框图及分析 3
第2章 串行输入序列脉冲检测电路的各单元电路设计 4
2.1 原始状态转换图、状态转换表 5
2.2 状态化简 5
2.3 状态分配 5
2.4 选定触发器类型、确定激励和输出函数表达式 6
2.5 根据得到的方程式画出逻辑图 6
2.6检查设计的电路能否自启动 6第3章 串行输入序列脉冲检测电路的整体电路设计 7
3.1 整体电路图及工作原理 7
3.2整机电路性能分析 7
第4章 设计总结 9
参考文献 10
第1章 串行输入序列脉冲检测电路设计方案论证
1.1串行输入序列脉冲检测电路的应用意义
本次课设所设计的数据选择器在现实生活中有着很重要的应用意义。在当今社会各个领域都发挥着重要的作用,因为它能在触发后产生相应的反应,可以应用在报警器、抢答器等电子产品中,它为人们带来许多方便之处。
1.2串行输入序列脉冲检测电路设计的要求及技术指标
设计的要求:
1 .分析设计要求,明确性能指标。必须仔细分析课题要求、性能、指标及应用环境等,广开思路,构思出各种总体方案,绘制结构框图。
2 .确定合理的总体方案。对各种方案进行比较,以电路的先进性、结构的繁简、成本的高低及制作的难易等方面作综合比较,并考虑器件的来源,敲定可行方案。
3 .设计各单元电路。总体方案化整为零,分解成若干子系统或单元电路,逐个设计。
4.组成系统。在一定幅面的图纸上合理布局,通常是按信号的流向,采用左进右出的规律摆放各电路,并标出必要的说明。
1.3设计方案论证
接收到本课设时想到的相关内容非常之多:首先是想到了是要有连续的序列脉冲信号输入;其次是要进行以触发器为基础的同步时序电路设计或是以中大规模集成电路为基础的时序电路的设计;最后还应检测一下电路能否自启动。
若以X为输入信号出现,Y为输出信号出现时:以触发器为基础的同步时序电路设计,还要在原始状态图上补充X不是110码的各种输入的对应状态及其转换关系,建立完整的原始状态图,然后进行状态化简,求触发器的级数、类型以及驱动方程,最后画出逻辑电路;以中大规模集成电路为基础的时序电路设计,则需要将X序列的串行码按连续3位为1组转换成并行码,这样就可以用组合电路检测并行码是否正好是110。用移位寄存器可实现上述转换。
1.4总体设计方案框图及分析
时序逻辑问题状态转换图(表)
时序逻辑问题
状态转换图(表)
最简状态转换图(表)
电路方程式
逻辑电路图
逻辑抽象
状态化简
选定触发器的类型
检查能否自启动
图1-1 同步时序逻辑电路的设计过程
总体设计方案:
在设计时序逻辑电路时,所得到的设计结果应力求简单。设计同步时序逻辑电路时,一般按如下步骤进行:
逻辑抽象,得出电路的状态转换图或状态转换表,就是要求实现的时序逻辑功能表示为时序逻辑函数,可以用状态转
文档评论(0)