《数字电路》模拟试卷A答案.doc

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《数字电路》模拟试卷A答案

2013—2014学年第2学期闽江学院模拟试卷 考试课程:数字逻辑电路 试卷类别:A卷( B卷□ 考试形式:闭卷( 开卷□ 适用专业年级: 班级 姓名 学号 题号 一 二 三 四 五 六 七 八 九 十 总分 得分 一、填空题10%(每空1分) 得分 1、(2D)16= ( 45 )10 = 8421BCD码。 2、漏极开路门又称OD门,在使用时必须外接 上拉电阻和上拉电源 ,若把两个OD门的输出端并接在一起,则可实现 线与 逻辑功能。 3、TTL与非门多余的输入端不用时,可以怎么处理?说出两种处理办法, A: 接高电平 ,B: 悬空或 与其他输入端并接 。 4、将1024×8位的RAM扩展成4096×8位的RAM所采用的扩展方式为 字扩展 ,共需 4 片。 5、双积分ADC中,若计数器为8位二进制,时钟频率为1MHZ,则转换器的最大转换时间是 0.512ms 。若为逐次逼近型的ADC,输出为12位,时钟频率也为1MHZ,则完成一次转换所需的时间又是 14us 。 二、选择题10% (每题2分) 得分 ( B )1. 已知逻辑函数,可以肯定Y = 0的是 (A) A = 0,BC = 1; (B) BC = 1,D = 1; (C) AB = 1,CD =0; (D) C = 1,D = 0。 ( A )2. 若将一个TTL异或门(设输入端为A、B)当作反相器使用,则A、B端应 连接。 (A) A或B中有一个接高电平1; (B)A或B中有一个接低电平0; (C) A和B并联使用; (D)不能实现。 ( D )3. 用来鉴别脉冲信号幅度时,应采用 (A)稳态触发器;(B)双稳态触发器;(C)多谐振荡器;(D)施密特触发器。 ( A )4. 下图中,正确的输出波形为 ( B )5. 一个8位倒梯形网络DAC,若UR=-10V,当输入数字量为80H时,其输出电压为 (A) -5V ; (B) 5V ; (C) 4.96V ;(D) -4.96V 。 三、化简题10% 得分 1、公式法化简 (5’) 解: 1’ 1’ 1’ 2’ 2、卡诺图法化简F(A,B,C,D)=∑m(3,5,6,7,10)+ ∑d(0,1,2,4,8) (5’) 解: 1’ 填卡诺图2’ 包圈2’ 四、电路分析与设计题70 % 得分 1、用八选一数据选择器实现逻辑函数: 8% 解:1、 3’ 2、令 上式与八选一选择器的表达式 比较得到: 3’ 3电路如图所示: 2’ 2已知维持阻塞结构的D触发器输入端电压波形如下图所示, 画出Q端对应的电压波形。假设触发器的初始状态为Q=0。(注:时序要对齐,否则不得分)5% 每个脉冲1’ 3用PROM设计一个组合逻辑电路,用来产生下列一组逻辑函数 8% 解:1、化成最小项4’ 2、电路如右图所示:4’ 4.用一片7490构成实现模5计数器,7490芯片如下。(按8421B

文档评论(0)

haihang2017 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档