信息检索基于FPGA控制的高速数据采集系统设计与实现.docVIP

  • 7
  • 0
  • 约1.83千字
  • 约 4页
  • 2017-02-28 发布于重庆
  • 举报

信息检索基于FPGA控制的高速数据采集系统设计与实现.doc

信息检索基于FPGA控制的高速数据采集系统设计与实现

江苏理工学院 信 息 检 索 报 告 学 院 班 级 学 号 姓 名 指导老师 基于FPGA控制的高速数据采集系统设计与实现 一、分析课题 数据采集系统是信号与信息处理系统中不可缺少的重要组成部分,同时也是软件无线电系统中的核心模块,在现代雷达系统以及无线基站系统中的应用越来越广泛。为了能够满足目前对软件无线电接收机自适应性及灵活性的要求,并充分体现在高性能FPGA平台上设计SOC系统的思路,本文提出了由高速高精度A/D转换芯片、高性能FPGA、PCI总线接口、DB25并行接口组成的高速数据采集系统设计方案及实现方法。其中FPGA作为本系统的控制核心和传输桥梁,发挥了极其重要的作用。通过FPGA不仅完成了系统中全部数字电路部分的设计,并且使系统具有了较高的可适应性、可扩展性和可调试性。 在时序数字逻辑设计上,充分利用FPGA中丰富的时序资源,如锁相环PLL、触发器,缓冲器FIFO、计数器等,能够方便的完成对系统输入输出时钟的精确控制以及根据系统需要对各处时序延时进行修正。 在存储器设

文档评论(0)

1亿VIP精品文档

相关文档