并行交替高速数字化仪的研究与设计.docVIP

并行交替高速数字化仪的研究与设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
并行交替高速数字化仪的研究与设计.doc

并行交替高速数字化仪的研究与设计   摘 要: 为了解决低采样速率数字化仪的现状,研制了基于四片ADC并行交替采样高速数字化仪。首先介绍了基于多片并行采样的原理,给出了基于FPGA和ARM数字化仪的整体设计方案;然后对并行交替采样的误差进行了理论分析并设计了Farrow结构的分数延时滤波器对并行时间误差进行校正;最后对数字化仪采样数据进行频谱分析实验。实验结果表明,研制的高速数字化仪能有效、快速地提高系统的采样率,且校正效果良好,在实际工程中有良好的应用前景。   关键词: 并行采样; 数字化仪; FPGA; 高速数据传输; Farrow滤波器   中图分类号: TN79?34; TP335+.1 文献标识码: A 文章编号: 1004?373X(2016)23?0078?05   Research and design of parallel and alternate high?speed digitizer   GAN Weiwang1, LI Zhi2   (1. School of Electronic Engineering and Automation, Guilin University of Electronic Technology, Guilin 541004, China;   2. Guilin University of Aerospace Technology, Guilin 541004, China)   Abstract: In order to solve the low sampling rate situation of digitizer, a parallel and alternate high?speed digitizer based on four ADCs was developed. The parallel sampling principle based on multiple ADCs is introduced. The overall design scheme of the digitizer based on FPGA and ARM is given. The theoretical analysis for the error of parallel and alternate sampling is performed. A fractional delay filter with Farrow structure was designed to correct the parallel time error. The sampling data of the digitizer is conducted for spectrum analysis experiment. The experimental results show that the high?speed digitizer can improve the system sampling rate effectively and quickly, and has perfect correction effect and good application prospect in practical engineering.   Keywords: parallel sampling; digitizer; FPGA; high?speed data transmission; Farrow filter   0 引 言   数字化仪是将模拟信号转换成数字信号的电子设备。高速高精度的数字化仪适用于地质测量、测绘、国土、航空雷达、生物医疗、高端仪器设备等,在这些应用领域中对数字化仪的采样速度和精度都提出严格的要求。然而,受电子技术发展的制约,普通的数字化仪和示波器不能同时满足高速和高精度的要求。研制高采样速率的数字化仪是当前数据采集领域的重要研究方向。   受电子器件制造工艺的影响,单片ADC很难同时满足高采样速率高采样精度的要求。并行交替采样结构能有效地提高整个系统的采样率,同时能降低系统的成本。然而该结构虽然解决了高采样率和高精度的矛盾,但同时也给系统引入了失配误差。失配误差主要有三种,其中包括增益误差、偏置误差和时延误差[1?3]。这些误差处理不当,将会严重影整个系统的性能。   针对传统数据采集系统的精度高但采样率低的现状,本文设计了基于FPGA与ARM架构的高速高精度数据采集系统,采用了并行交替采样结构[4],使用四片低速ADC实现高速采集、存储、处理和传输,对时间失配误差进行频谱分析,并设计了分数延迟滤波校正模块对其进行校正。   1 并行交

文档评论(0)

yingzhiguo + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5243141323000000

1亿VIP精品文档

相关文档