- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
32位嵌入式微处理器软核综述.pdf
武汉(南方九省)电工理论学会第十七届年会论文集
32位嵌入式微处理器软核综述
谷伟
(J‘东盈通网络投资有限公司广州510630)
摘 要:嵌入式微处理器软核具有灵活,可配置性强的特点,可以构成片上系统的控制核心,随着集成电路和EDA工具的
发展,它在FI,G~ASI刚中具有越来越重要的地位.本文对可应用于可编程逻辑器件中的32位嵌入式微处理器
软核进行介绍和总结.
关键词:SoC;软核:IP;CPLD;FPGA
1.引言 用。
随着嵌入式微处理器和m技术的发展,目前
以m核复用为基础的SoC设计改变了传统
已形成多种嵌入式微处理器软核,本文介绍下面
基于功能设计为基础的IC设计,以更高性能、更
四种常见的32位嵌入式微处理器软核,它们都可
短面市时间和更低制造成本这三大要素为动力不
以应用于可编程逻辑器件中,有的还可以应用于
断发展。其中,微处理器核是SOC的重要部分。
通常,最高性能所需的操作需要直接硬件实现,
1200
而低速顺序操作的微处理器可以满足不太严格的
和GaislerResearch公司的Leon2。
性能要求。可以根据应用的改变准确地组合或配
置操作,在微处理器外围添加必需的硬件口,进 2.Nios
行软件和硬件的协同设计,来满足不同的设计要
求。
和优化的嵌入式微处理器软核,是Altera的
嵌入式微处理器P内核可以用不同的硬件
Ona
SOPC(SystemProgrammableChip)的核心组
描述级实现:硬核、固核和软核。这种分类主要
成部分。Nios3.0版本具有如下的特点:
依据产品交付的方式。硬核ma砌core)经过完全的
(1)五级指令流水线、哈佛结构的RISC内核
布局布线的网表形式提供,这种硬核既具有可预
见性,可以针对特定工艺进行速度,面积和功耗
(3)可配置为16位或32位数据总线
上的优化,缺点是用户难以修改,灵活性少。固核
(4)三种可配置的乘法器
(Fi咖co陀汾于软核和硬核两者之间,是已经完成
(5)基于Avalon片上总线
了综合、时序仿真等设计阶段,以网表的形式提
(6)具有缓存Cache
交使用的功能模块。软核(Softcore).贝lJ以可综合的
图1显示了应用于AltcraPLD中的Nios系
HDL(Hardware
DescriptionLanguage)描述的文
统款图。Nios自带可配置的外围功能模块有
本的形式提供。
SPI,
文档评论(0)