- 1、本文档共19页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子电路(434,讨论)
1、用译码器设计组合逻辑电路的方法; 4.3.4 加法器 一、定义 二、分类 三、加法器实例介绍 四、加法器应用 ⑵超前进位加法器 目的:提高运算速度。 措施:减小或消除由于进位信号逐级传递所耗费的时间。 具体实现办法:通过逻辑电路事先算出每一位全加器的进位输入信号,而无需再从低位开始向高位逐位传递进位信号了。 (详细分析见课本P194~P196页) 四、应用:用加法器实现逻辑函数 1、若能化成输入变量与常量相加,则可用加法器实现; 2、逻辑函数能化成输入变量与另一组输入变量相加,也可用加法器实现。 例2、设计一电路,输入为8421 BCD码,要求:当输入小于5时,输出为输入数加2;当输入大于等于5时,输出为输入数加4。用4位加法器及基本逻辑门实现。 3、实现减法可用加法器实现 第三章复习 3、二进制减法运算也可用加法器实现,注意进位端转换为借位端的方法。 1、若输出能化成输入变量与常量相加,则可用加法器实现; 第二次小测验试题 一、用8选1数据选择器74HC151(参见题4.19)实现逻辑函数: 《数字电子技术》多媒体课件 电子信息研究室 复习 2、数据选择器的概念及分类; 3、数据选择器的扩展; 4、用数据选择器设计组合逻辑电路的方法; 5、数据比较器的概念、类型、扩展。 一、定义:实现二进制数加法运算的器件称为加法器。 二、分类:半加器(一位半加器) 全加器(一位全加器、多位全加器) 1、一位半加器 对两个1位二进制数进行相加(不考虑来自低位的进位)而求得和及进位的逻辑电路称为半加器。 加数 本位的和 三、加法器实例介绍 1 0 1 1 0 1 0 1 0 1 1 0 0 0 0 0 CO S B A 输 出 输 入 向高位的进位 2、一位全加器 对两个1位二进制数进行相加并考虑低位来的进位,即相当于3个1位二进制数相加,求得和及进位的逻辑电路称为全加器。 1 1 1 1 1 1 0 0 1 1 1 0 1 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 0 1 1 0 0 0 0 0 0 0 CO S CI B A 输 出 输 入 实现多位二进制数相加的电路称为多位加法器。 ⑴串行进位加法器 3、多位 加法器 构成:把n位全加器串联起来,低位全加器的进位输出连接到相邻的高位全加器的进位输入。 特点:进位信号是由低位向高位逐级传递的,速度慢。 四位超前进位加法器实例介绍 例1、设计一个代码转换电路,将BCD代码的 8421码转成余3码。 真值表 电路连接图: A3A2A1A0B3B2B1B0 S3S2S1S0 A B C D 0 0 1 1 CO CI 思路 (1)将输出表示为输入变量与另一组变量之间的加法运算; (2)将输入变量接到加法器的一组输入端,第二组变量用输入变量的函数关系来表示,即可实现。 解:根据题意得真值表为: 卡诺图化简: A BC B2=A+BD+BC BD 令A3A2A1A0=ABCD,B3B2B1B0如上所示,CI=0,画出实现电路即可。 电路连接图: B2=A+BD+BC 1位二进制减法电路实现图为: 思考:若A,B均为四位二进制数,应如何连线? 如何实现? ? A-B=A+(B)COMP-2n A-B=A+(B)INV+1-2n 对两个1位二进制数进行相加(不考虑低位来的进位)而求得和及进位的逻辑电路称为半加器。 对两个1位二进制数进行相加并考虑低位来的进位,即相当于3个1位二进制数的相加,求得和及进位的逻辑电路称为全加器。 实现多位二进制数相加的电路称为多位加法器。按照进位方式的不同,加法器分为串行进位加法器和超前进位加法器两种。 加法器除用来实现两个二进制数相加外,还可用来设计代码转换电路、二进制减法器和十进制加法器等。 加法器小结 小结 半加器、全加器的概念;加法器的应用。 作业: 4.26 第一大重点:基本概念 1、 逻辑电路分类: ① 组合逻辑电路 ② 时序逻辑电路 2、组合逻辑电路的特点: ① 动作特点:每一时刻的输出仅取决于该时刻的输入,与电路原来的状态无关; ② 电路结构特点:不包含记忆单元(或存储单元。) 第二大重点:组合逻辑电路的分析 步骤:根据电路→写出输出表达式→化简(为使写真值表简单)→写出真值表→说明功能。 第三大重点:组合逻辑电路的设计 设计:已知实际逻辑问题→求实现该逻辑功能的最简逻辑电路 步骤:实际逻辑问题→逻辑抽象→逻辑真值表→逻辑函数式→根据要求选定所用器件: 1、若选用SSI,化简函数→变换函数→画出实现电路; 2、若选用M
您可能关注的文档
- 张量和旋量.ppt
- 应用文字特效特效模板.ppt
- 引言:原子结构基础知识与原子模型的演变.ppt
- 弹塑性本构关系简介.ppt
- 年EE出国情况综述(专业).ppt
- 引子概率复习.ppt
- 弹性力学第一单元beijing.ppt
- 应力分析.ppt
- 弹塑性曲线.ppt
- 弹性力学解题方法.ppt
- AI浪潮下的职业真实图景分析-完整版.pdf
- Seed LiveInterpret 2.0 End-to-end SimultaneousSpeech-to-speech Translation with Your Voice用你的声音端到端同声传译.pdf
- 2025全球短剧营销白皮书-谷歌.pdf
- 山东省桓台一中2024届高考冲刺押题(最后一卷)语文试卷含解析.doc
- 中南民族大学《教育科研方法》2022-2023学年第一学期期末试卷.doc
- 九江学院《知识产权管理实务》2021-2022学年第一学期期末试卷.doc
- 云南警官学院《土木工程材料》2023-2024学年第一学期期末试卷.doc
- 2025届山西省康杰中学高三年级十六模考试语文试题试卷含解析.doc
- 云南省景东县二中2024-2025学年高三下第三次质量检测试题语文试题含解析.doc
- 2025年江西省吉安一中、九江一中等八所重点中学下学期高三模拟卷(一)英语试题含解析.doc
文档评论(0)