实验五计数器的设计概要.docx

实验五计数器的设计概要

实验五 计数器的设计 刘予歆一、 实验目的 使用JK触发器设计4位计数器; 区分同步计数器和异步计数器的不同原理。如果有可能,分析两者不同的竞争和冒险的原因; 学会添加一些门电路,让普通的计数器改造成部分计数的电路; 用触发器,设计194芯片(只在?protues做原理图) 二、 实验仪器 数电实验箱 万用表 示波器 74LS73 74LS00 74LS08 74LS20 三、实验原理 2.集成J-K触发器74LS73 ⑴ 符号: 图1 J-K触发器符号 ⑵ 功能: 表1 J-K触发器功能表 CP J K 功能 ↓ ↓ 0 0 0 0 保持 0 0 1 1 ↓ ↓ 0 1 0 0 清零 0 1 1 0 ↓ ↓ 1 0 0 1 置位 1 0 1 1 ↓ ↓ 1 1 0 1 翻转 1 1 1 0 ⑶ 状态转换图: 图2 J-K触发器状态转换图 ⑷ 特性方程: 三、 实验内容 实验说明:74LS73触发器的时钟接口是在下降沿发生状态的改变。 1、 设计一个16进制异步计数器 用前一个触发器,即较低位的输出接入下一个,即较高位的时钟输入,实现“频率二分”。 如下图为原理图。 这是实验过程中的波形图, 从上到下对应二进制的较低位到较高位,从A到B点对应数字:0000、0001、0010、0011、0100、0101、0111、1000、1001

文档评论(0)

1亿VIP精品文档

相关文档