- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于TDC-GP22的45pS分辨率时间间隔测试电路.doc
基于TDC-GP22的45pS分辨率时间间隔测试电路
【摘要】 时间间隔测试是利用GPS、北斗等秒脉冲驯服晶振或铷钟,产生再生秒脉冲的基础,时间间隔的测试精度直接关系到晶振或铷钟的驯服精度和再生秒的稳定度。该文提出了基于ACAM公司的超声波流量计TDC-GP22和FPGA AFS600实现的高精度时间间隔测试方案,TDC-GP22芯片利用逻辑门延迟来实现高精度时间测量,该方案在AFS600内部设计了粗计数器和精确脉宽产生电路和单片机,实验结果表明,测试分辨率可达45pS,测试精度优于100pS。
【关键词】 TDC-GP22 时间间隔测试 时间数字转换器
一、引言
在航天、电力、通信、银行等领域都需要较高精度的时间基准和标准频率信号,保证测试数据的有效性和控制的准确性,虽然GPS和北斗模块的秒信号精度达到100nS,但是其所给精度是在一定置信概率下的精度,不能保证每一秒都在需要的精度范围内,因此通常的应用是利用GPS或北斗来驯服晶振或铷钟,使晶振或铷钟的长期稳定度提高一个等级,同时利用晶振或铷钟的分频秒作为再生秒,克服GPS或北斗秒信号的短期不稳定性。而时间间隔测试是GPS或北斗驯服晶振或铷钟的基础,本文利用ACAM公司的TDC-GP22和MICROSEMI的FPGA芯片,设计了一款时间间隔测试电路,分辨率可达45pS。
二、基本原理
时间间隔测试的基本原理,晶振或铷钟的分频秒前沿与GPS或北斗秒的前沿会产生一个时间间隔T,用周期为T0的填充脉冲来填充该时间间隔,利用填充脉冲个数与填充脉冲周期的乘积来表示时间间隔,其测试得到的脉宽为T2+T0,而实际脉冲宽度为T1+T2+T3,这样就产生量化误差T0-T1-T3,该误差小于一个脉冲周期。当采用较高精度的填充频率时T2的精度就较高,误差主要来源于量化误差T1和T3,如何提高T1和T3的测试精度是提高测试分辨率的关键。
本文采用ACAM公司的超声波流量计TDC-GP22来提高测试分辨率,由于TDC-GP22的测试范围最大只有4mS,不能测试较宽的脉冲,因此本文采用MICROSEMI的FPGA芯片AFS600来分段测试时间间隔,T2由FPGA搭建的计数器通过脉冲计数获得。由于TDC-GP22的测试范围最小为3.5nS,为了避免出现小于3.5nS的测试脉宽,利用AFS600产生脉冲T4和脉冲T5,T4和T5脉冲分别由被测脉宽的上升沿和下降沿开门,由填充脉冲的第二个上升沿关门产生,这样T4和T5的脉冲宽度均大于100nS小于200nS,在TDC-GP22的测试范围内,利用两片TDC-GP22分别测试T4和T5的脉冲宽度,对应关系可得测试脉宽为:
上式中T0为填充频率的周期,为已知量,因而只要获得N、T4和T5的值,就可以求出T。
三、电路实现
3.1 TDC-GP22简介
TDC-GP22是ACAM公司生产的超声波热表水表专用双通道时间数字转换器,其管脚,在本设计中只应用其时间数字转换器部分,其时间数字转换器部分利用逻辑门电路的传输延迟时间来测试脉冲宽度,通过计算脉宽时间内信号经过多少个逻辑门电路来计算脉宽。它有两个测量范围,测量范围1时双通道精度90pS,单通道双精度45pS,测试范围3.5nS~2.5mS;测量范围2时单通道精度90pS,双精度模式45pS,四精度模式22pS,测试范围500nS~4mS。采用4线SPI通信接口,提供3个测试数据存储空间,与该公司的第一代TDC芯片TDC-GP1(单精度测试分辨率250pS,双精度测试分辨率为125pS)和第二代TDC芯片TDC-GP2(单精度测试分辨率130pS,双精度测试分辨率为65pS)相比,测试分辨率有较大提高。
3.2硬件电路构成
时间间隔测试电路, GPS或北斗秒信号经过隔离保护电路后进入FPGA芯片, 铷钟或晶振的10MHz填充频率信号经过放大整形后变成方波信号进入FPGA,10MHz信号进入FPGA后分为三路,一路在单片机的控制下,由GPS或北斗秒同步产生分频秒;一路进入脉冲计数电路作为填充脉冲;另一路进入锁相电路,产生20MHz、4MHz和32.768KHz信号,20MHz信号作为单片机的工作频率信号,4MHz和32.768KHz信号作为TDC-GP22的工作频率信号。分频秒与GPS或北斗秒产生的脉宽进入脉宽计数电路,产生计数脉冲N送到单片机,脉宽前沿与10MHz产生T4脉宽,由第一片TDC-GP22进行测试,脉宽后沿与10MHz产生T5脉宽,由第二片TDC-GP22进行测试,测试结果由单片机读取。单片机是利用MICROSEMI公司提供的网表文件在FPGA内部创建的,锁相电路也是利用MICROSEMI公司的LIBERO开发环境里的静态
文档评论(0)