- 1、本文档共3页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微型计算机存储器习题参考答案
第七章习题7.1 一个微机系统中通常有哪几级存储器?它们各起什么作用?性能上有什么特点?
3级存储器结构高速缓冲存储器、内存储器和辅助存储器。高速缓冲存储器简称快存,是一种高速、小容量存储器,临时存放指令和数据,以提高处理速度。内存用来存放计算机运行期间的大量程序和数据。辅存通常用来存放系统程序、大型文件及数据库等。
7.2 半导体存储器分为哪两大类?随机存取存储器由哪几个部分组成?根据存取方式的不同,半导体存储器可分为随机存取存储器RAM和只读存储器ROM两类地址译码电路、存储体、三态数据缓冲器和控制逻辑组成。7.3 什么是SRAM,DRAM,ROM,PROM,EPROM和EEPROM?
7.4 常用的存储器片选控制方法有哪几种?它们各有什么优缺点?
片选控制译码方法有线选法、全译码法和部分译码法。
当存储器容量不大、所使用的存储芯片数量不多、而CPU寻址空间远远大于存储器容量时,可用高位地址线直接作为存储芯片的片选信号,每一根地址线选通一块芯片,这种方法称为线选法。除了将低位地址总线直接与各芯片的地址线相连接之外,其余高位地址总线全部经译码后作为各芯片的片选信号。采用全译码法时,存储器的地址是连续的且唯一确定,即无地址间断和地址重叠现象。
部分译码法将高位地址线中的一部分进行译码,产生片选信号。该方法常用于不需要全部地址空间的寻址、采用线选法地址线又不够用的情况。采用部分译码法存在地址重叠的问题。
7.5 动态RAM为什么要进行定时刷新? EPROM存储器芯片在没有写入信息时,各个单元的内容是什么?
DRAM的基本存储电路利用电容存储电荷的原理来保存信息,由于电容上的电荷会逐渐泄漏,因此对DRAM必须定时进行刷新,使泄漏的电荷得到补充。7.6 某SRAM的单元中存放有一个数据如5AH,CPU将它读取后,该单元的内容是什么?
7.7 下列ROM芯片各需要多少个地址输入端?多少个数据输出端?
(1)16×4位 (2)32×8位
(3)256×4位 (4)512×8位(1)16×4位 (2)32×8位3)256×4位4)512×8位7.8 若某微机有16条地址线,现用SRAM 2114(1K×4)存储芯片组成存储系统,问采用线选译码时,系统的存储容量最大为多少?需要多少个2114存储器芯片?
×8,需要12片2114存储器芯片。
7.9 某RAM芯片的存储容量为1024×8位,该芯片的外部引脚应有几条地址线?几条数据线?若已知某RAM芯片引脚中有15条地址线,8条数据线,那么该芯片的存储容量是多少?
RAM芯片的存储容量为1024×8位,该芯片的外部引脚应有条地址线条数据线若已知某RAM芯片引脚中有15条地址线,8条数据线,那么该芯片的存储容量是×8位7.10 已知某微机控制系统中的RAM容量为4K×8位,首地址为3000H,求其最后一个单元的地址。若一个RAM芯片,首地址为3000H,末地址为63FFH,求其内存容量。
K×8位7.11 设有一个具有20位地址和8位字长的存储器,问:
(1)该存储器能够存储多少字节的信息?
(2)如果该存储器由64K×1位的RAM芯片组成,需要多少片?
(3)在此条件下,若数据总线为8位,需要多少位地址线作芯片选择?
(1)(2)(3)7.12 用下列芯片构成存储器系统,需要多少个RAM芯片? 需要多少位地址作为片外地址译码?设系统有20位地址线,采用全译码方式。
(1)512×4位RAM构成16KB的存储器系统。
(2)64K×1位RAM构成256KB的存储器系统。
(1)(2)7.13 试为某8位微机系统设计一个具有8KB ROM和40KB RAM的存储器。要求ROM用EPROM芯片2732组成,从0000H地址开始;RAM用SRAM芯片6264组成,从4000H地址开始。解:按照设计的一般步骤,设计过程如下:
1、该系统的寻址空间最大为64KB,其中0000H~1FFFH为EPROM区,000H~FFFH为RAM区。
2、根据所采用的存储芯片容量,可画出地址分配表,如所示。
芯片号 类型与容量 地址范围 (1) ROM 4KB 0000H~FFH (2) ROM 4KB 1000H~FFFH (3) RAM 8KB 4000H~FFH (4) RAM 8KB 6000H~FFFH (5) RAM 8KB 8000H~FFH (6) RAM 8KB 0A000H~FFH (7) RAM 8KB 0C000H~FFH
3、考虑用3–8译码器完成二次译码,用适当逻辑门完成二次译码。假定选用74LS138和或门,则相应地址译码电路所示。
文档评论(0)