实验08ssi时序逻辑电路实验[改].pptVIP

  • 29
  • 0
  • 约3.71千字
  • 约 15页
  • 2017-03-30 发布于北京
  • 举报
实验08ssi时序逻辑电路实验[改]

实验11 SSI时序逻辑电路实验 ? 集成触发器 二、实验原理 时序逻辑电路的设计方法: 1、按题意进行逻辑命题,画状态图、选触发器; 2、列出其状态转换表(含自启动)及驱动表; 3、试用卡诺图简化法,写出各触发器的驱动方程、状态方程和电路输出方程; 4、画时序电路图; 5、在MAX+PIUSⅡ上进行仿真,分析验证。 SSI时序逻辑电路实验 三、实验内容 1.验证JK触发器CC4027的逻辑功能 2.用JK触发器设计同步2、4分频电路 用示波器观察和记录CP、Q1、Q2的波形 3.设计一个同步时序脉冲产生器 用示波器观察和记录CP、Q1、Q2和L的波形 4.设计一个同步三分频电路(选做) 用示波器观察和记录CP、Q1、Q2的波形 一、验证JK触发器CC4027的逻辑功能 1、触发方式 主从型触发方式 :触发器的状态转换需要一个完整的时钟脉冲。 边沿触发方式( CC4027 ) 2.用JK触发器设计同步2、4分频电路 2.用JK触发器设计同步2、4分频电路 3.设计一个同步时序脉冲产生器 同步时序脉冲产生器所得波形 (1)确定触发器的类型和数量画状态图 (2)列出状态表,得出状态方程 (3)化简得驱动方程,输出方程 3.设计一个同步时序脉冲产生器 同步时序脉冲产生器参考电路 4.设计一个同步三分频电路(选做) 同步三分频电路波形图: 同步三分频电路参考电路图: SSI时序逻辑电路实验 1.电源(VDD=+5V、VSS=地) 核对无误,再接入! 2.输出端切忌短路、线与! 3.多余输入端处理方法——不能悬空 CMOS与非门、与门:接+5V CMOS或非门、或门:接地 4.芯片管脚图 芯片管脚图 SSI时序逻辑电路实验 SSI时序逻辑电路实验 * * 一、实验目的 1.掌握时序逻辑电路的功能测试方法。 2.学习用JK触发器构成简单时序逻辑电路的方法。 3.学会使用CMOS逻辑电路芯片。 4.熟悉时序电路(计数器)的波形测量方法。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. SSI时序逻辑电路实验 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 清除 预置 输 入 输 出 RD SD CP J K Q 0 1 × × × 1 0 1 0 × × × 0 1 1 1 × × × 1* 1* 0 0 ? 0 0 Qn 0 0 ? 1 0 1 0 0 0 ? 0 1 0 1 0 0 ? 1 1 翻 转 0 0 1 × × Qn 注:*状态不定 n+1 n+1 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 验证 ? 体会、熟悉 SD 0 0 1 1 RD 0 1 0 1 Q /Q J=K=0 J 0 0 1 1 K 0 1 0 1 Qn 0 1 0 1 0 1 0 1 CP Qn+1 /Qn+1 SD= RD=0 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 用JK触发器设计同步2、4分频电路所得波形图: 1、正常工作( SD = RD =0) CP 输入正方波(f =1kHz) 将CP、Q1、Q2 ? 示波器 要观察到真实的波形关系,关键是触发。 Evaluation only. Creat

文档评论(0)

1亿VIP精品文档

相关文档