数字电路基础D-A译码器.docVIP

  • 11
  • 0
  • 约2.65千字
  • 约 7页
  • 2017-04-06 发布于江苏
  • 举报
数字电路基础D-A译码器

3.3.2译码器 译码是编码的逆过程,它的逻辑功能是将每一组代码的含义“翻译”出来,即将每一组代码译为一个特定的输出信号表示它原来所代表的信息。能完成译码功能的逻辑电路称为译码器。 1.二进制译码器 二进制译码器的原理图如图3-3-6所示。 二进制译码器有n位二进制代码输入端,2n个译码输出端,还可以有一个或多个输入使能端。当输入使能端为有效电平时,对应每一组的代码输入,仅有一个与该代码相对应的输出端为有效电平,其他2n -1个输出端均为无效电平。 图3-3-7所示为由与非门组成的3线 -- 8线译码器74LSl38的逻辑电路图和逻辑符号图。 图中A2、Al、AO为3位二进制代码输入端(也称地址输入端), ~ 万是8个译码输出端,Sl、、为3个输入使能端(或称控制端)。 Sl、、的作用是:只有当Sl=1,==0时,才能使译码器处于译码工作状态。否则,译码器禁止译码, ~ 均为高电平。故又称Sl、、为片选端,利用片选的作用可将多片连接起来进而扩展译码器的功能。 由图3-3-7(a)写出译码器输出逻辑函数的逻辑表达式: ( P 106 ) 由上式列出74LSl38译码器的逻辑功能如表3-3-4所示。 由表3-3-4可知:当Sl=l,==0时, ~ 二进制译码器的每一输出均是输入代码的最小项的非。Y7~ Y0

文档评论(0)

1亿VIP精品文档

相关文档