存储器系统设计详解.ppt

  1. 1、本文档共62页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
§ 2.2 MCS-51单片机内部结构分析 § 2.3 MCS-51单片机的引脚功能 § 2.4 MCS-51的存储器组织 § 2.5 MCS-51CPU时序 § 2.1 MCS-51单片机主要功能特点 下页 ⑴ 8位CPU ⑵ 片内128B RAM ⑶ 片内4KB ROM/EPROM(8031无) ⑷ 特殊功能寄存器区 SFR ⑸ 2个优先级的5个中断源结构 ⑹ 4个8位并行口:P0、P1、P2、P3 §2.1 MCS-51单片机主要功能特点 一、 MCS-51单片机的主要 上页 下页 回目录 功能特点 ⑺ 2个16位定时器/计数器T/C ⑻ 1个全双工串行口UART ⑼ 布尔处理机 —— 位处理机 (10) 64KB外部RAM地址空间 (11) 64KB外部ROM地址空间 (12) 片内时钟电路及振荡器 (13) 指令系统 (111条) 上页 下页 回目录 通用异步收发器 半双工 —— 即可接受又可发送,但不同时 单工 —— 只接收或只发送 可同时接收或发送 区别:8051 / 8751单片机中含有 ROM / EPROM, 而 8031中没有,使用时需外接一片 EPROM 二、 MCS-51系列单片机的差异 51子系列(基本型) 上页 下页 回目录 8031 8051 基本型 8031 52子系列 请见:P20 表1-4 P21 表1-5 51系列产品 §2.2 MCS-51单片机内部结构分析 上页 下页 回目录 CPU 内部 总线 8051/8751 面向用户的结构 8031 共40条引线 用户的内特性 用户外特性 图2-2 MCS-51功能 框图 P31 P31 图2-1是其物理结构框图 逻辑结构框图 1、中央处理器 2、存储器 3、I/O口 MCS-51单片机有 4 个 8 位并行口,1 个全双工串行口 UART, 2 个 16 位的 T/C。 由运算器和控制逻辑组成。主要功能是产生各种控制信号,控制存储器、I/O端口的数据传送、数据运算、及位处理等操作等。采用SFR集中控制 程序存储器ROM/ EPROM(8031中没有,需外接) , 存放程序和编好的表格及常数等。 数据存储器RAM:存放中间结果、数据暂存、缓冲、及存放标志位等。 上页 下页 回目录 8051/8751 40引脚,双列直插式结构 上页 下页 回目录 RST/VPD Vss Vcc §2.3 MCS-51单片机的引脚功能 用户外特性 一、51单片机的管脚功能 1、按功能分类 I/O口线 P0 、 P1 、 P2 、 P3 共32条 电 源 Vcc、 Vss 共2条 时 钟 XTAL1、 XTAL2 共2条 上页 下页 回目录 数据/地址复用口 I/O口 双功能口 2、管脚的功能 (1)电源与时钟 Vcc:接+5V电源端 Vss:接地端 XTAL1:片内振荡电路输入端 XTAL2:片内振荡电路输出端 内时钟方式: 在XTAL1、XTAL2上外接定时元件,使其形成自激振荡器。 时钟电路: 内时钟方式 外时钟方式 上页 下页 回目录 定时元件采用由石英晶体和电容组成并联谐振电路。晶体和电容尽可能靠近单片机芯片。 19 18 C1 C2 振荡频率1.2MHz~12MHz 晶振 内时钟方式电路图 上页 下页 回目录 外时钟方式:XTAL1接地,XTAL2接外部振荡器 外时钟方式电路图 外部 振荡源 +5V 18 19 上拉电阻 频率低于12MHz 上页 下页 回目录 OC门 复位信号:高电平复位CPU,低电平CPU工作 ALE 名称 功 能 片外取指信号(片外程序存储器读)输出端低电平有效。通过P0口读回指令或常数。 控制的是片外程序存储器 RESET ⑵ 控制信号 地址锁存信号。 ALE低电平时, P0口出现数据信息; ALE高电平时, P0口出现地址信息。 程序存储器选择信号 上页 下页 回目录 0 时,选外部ROM; 1,地址小于4k时,选内部ROM 地址大于4k时,选外部ROM P0口是数据/地址复用口 用下降沿 锁存P0口的低8位地址到外部锁存器 表 2-2 复位后内部寄存器状态 PC 0000H ACC 00H B 00H PSW 00H SP 07H DPTR 0000H P0~P3 0FFH IP ×××00000B

文档评论(0)

shuwkb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档