网站大量收购独家精品文档,联系QQ:2885784924

Imagine流处理器.doc

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Imagine流处理器.doc

Imagine流处理器 摘 要 Imagine流处理器以其在媒体处理上的优势和良好的扩展性,已经成为研究热点。本文着重从不同角度详细分析了介绍Imagine芯片的特点。 关键词 流处理器,流,带宽层次,Imagine Imagine Stream Processor Wang xiangxin, Wen Mei, Wu Nan, Li Haiyan, Li Li, Zhang Chunyuan Abstract With high performance in media processing and good scalability, the Imagine stream processor became hotspot in research. This paper analyzes characters of the Imagine stream processor from different angles. key words Stream processor ,Stream, Bandwidth hierarchy, Imagine 0 介绍 传统的微处理器如Iiantium,其运算单元只占芯片面积的6.5%,大部分芯片面积被用于实现cache、支持分支预测、乱序执行、通讯调度等。关于这一点图形处理器和DSP做得比较好,一个现代的高端图形加速芯片拥有超过64个浮点ALU和1000个整数ALU,运算密度将近是传统微处理器的100倍。在面对密集型运算任务时,运算单元的低占有率带来了运算速度上的巨大差别。(1GOPS CPU vs. 1TOPS Graphics chip)因此我们面临的问题是如何发展新的体系结构有效利用这些丰富而廉价的资源,为芯片提供更大规模计算的能力。而如何有效利用芯片集成能力的提高,换言之就是如何充分利用技术发展带来的丰富而廉价的运算资源,有效利用芯片面积来计算,是新型微体系结构研究的重要课题。 Imagine流处理器是Stanford大学于2002年4月投片成功的原型芯片,本文分存储层次、并行性开发、VLSI工艺特征、芯片性能指标、局限性等几个部分详细剖析Imagine流处理器。 1 Imagine特点分析[2,3] 图1 Imagine处理器及带宽层次 Imagine可以看作专门负责流处理的协处理器,其体系结构如图1所示,包括以下几大部件:主机接口、流控制器、流存储系统、微控制器、流寄存器文件(SRF)、8个运算簇、本地寄存器文件(LRF)、网络接口。体系结构和流处理器过程参见文献[1]。 1.1 三级存储带宽层次 流应用模型对带宽有很高要求,但其数据有量大、持续流入且较少重用等特点。Imagine提供了3级带宽层次来开发流应用模型的带宽特点:片外存储器带宽(2.1GB/s),SRF带宽(25.6GB/s),运算簇内LRF在运算单元间传输带宽(435GB/s)。三级存储带宽层次是流处理器关键的创新之一,它充分开发了流数据的局域性和并行性,使得体系结构可以提供必要的指令和数据带宽来有效并行操作多个ALU。 Imagine的带宽层次在三个层面上开发了数据局域性: 核内数据局域性:对应于LRF。在一个核内,对流中某1个记录的所有操作都在1个ALU簇内完成,只在操作数读入和最终结果写回时访问SRF。即当流中的某个记录流入ALU簇后,将对其执行微控制器中的VLIW对应的所有操作,其间所有的操作数和中间结果都通过簇的内连开关传递并缓存在LRF中,无需访问SRF。由于LRF的带宽远高于SRF,开发核内数据并行大大减少了对SRF的访问次数,加快了访问速度,缓解了SRF带宽压力。 核间数据局域性:对应于SRF。在多核应用中,由流载入指令将流载入到SRF中,充当生产者的核将对流进行处理的结果发送回SRF,作为消费者的流在流控制器的调度下从SRF中取走中间结果流,而不用访问片外存储器。对一个流元素的所有操作执行完以后才将结果写回片外存储器。除非流的大小超过了SRF的容量才需将流分割,需将溢出部分写回片外存储器,否则整个过程每个流元素只需访问两次外存储器(读写各一次)。通过SRF极大减小了对片外存储器的带宽的要求,加快了访问速度,还可以通过流缓冲器以执行和访存时间重叠的方式隐藏访问延迟。 全局数据局域性:对应于片外SDRAM。SDRAM可以设计的很大,用于缓冲I/O设备或是总线传来的数据。例如在多媒体应用中,片外SDRAM可以用来缓冲多帧图像以支持对数据的反馈重用,如MPEG-2中的I帧可以缓存在片外SDRAM中。 1.2 三类并行性的开发 指令级并行(ILP)。对单个流元素,Imagine以VLIW超长指令字的方式并行执行多个标量操作。如循环体中的指令可发射到一个ALU簇中不同的ALU上并行执

文档评论(0)

170****0532 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8015033021000003

1亿VIP精品文档

相关文档