- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
天津大学通信系统集成电路设计实验二
课程名称:通信系统集成电路设计实验名称:PN9序列与计数器的实现姓名:学号:班级:日期:XXXX年XX月XX日实验二 PN9序列与计数器的实现一、实验目的1、了解伪随机序列的应用和产生原理、方法。2、掌握在FPGA上利用线性反馈移位寄存器实现伪随机码发生器的方法。3、通过波形仿真验证此实现方法的正确性和伪随机序列的周期性。4、学会使用VHDL的结构化描述风格设计9~0的计数器。二、实验环境1、Quartus II 9.1 (32-Bit)2、ModelSim-Altera 6.5a (Quartus II 9.1)3、Win2000操作系统三、实验要求1、PN9(a)利用VHDL语言编程实现伪随机码发生器的设计,在FPGA 内利用线性反馈移位寄存器结构实现伪随机码的产生;(b)将仿真结果dataout.txt文件中的数据导入matlab,统计伪随机序列的周期。2、计数器采用VHDL结构化描述风格,编程实现9~0的十进制减法计数器。四、实验内容1、PN9伪随机信号并非随机生成的信号,而是通过相对复杂的一定算法得出的有规律可循的变化信号,具有良好的随机性和接近于白噪声的相关函数,并且有预先的可确定性和可重复性。这些特性使得伪随机序列得到了广泛的应用,常用于跳频通讯和加密通讯。伪随机序列虽然不是真正的随机序列,但是当伪随机序列周期足够长时,它便具有随机序列的良好统计特性。一个n级线性移位寄存器可以用n次多项式来表征,称以此式为特征多项式。一般情况下,由n级移位寄存器组成的线性反馈电路所产生的序列周期不会超过-1。下图为由n级具有线性反馈逻辑移存器所组成的码序列发生器的框图。其中反馈系数的取值决定了反馈逻辑。反馈逻辑可由特征多项式f(x)表示:f(x)=++++……+,其中,n为移存器级数。m序列:最长线性反馈移存器序列,是最常见和常用的一种伪随机序列,由具有线性反馈的移位寄存器产生的周期最长的序列。可以证明:产生m序列的充分必要条件是其特征多项式是本原多项式。对于n=9的m序列,特征多项式为f(x)=++1,周期为511。因此实验中应包含9个移存器,、……为寄存器初值,程序中设为100000000。2、计数器VHDL描述风格:在VHDL语言中,不同的描述方式或建模方式又称为VHDL语言的描述风格,主要有三种:行为级描述、数据流描述、结构化描述。其中,结构化描述属于比较底层的描述方法。结构化描述(又称门级描述):顾名思义,即利用门电路描述目标系统的电路结构,并给出系统内各元件的相互连接关系。该种描述方法会大量使用元件例化语句(component)调用库中的门电路。结构化描述主要用于层次化设计,高层次的设计模块调用低层次的设计模块,从而将已有的设计成果引入新的设计中,提高工作效率和成熟电路的重复利用率。综合数字逻辑电路的知识,设计出满足要求的电路图,然后用VHDL语言对所设计的电路进行描述。本计数器采用了四个D触发器和一些门级电路来完成。五、实验步骤与结果1、PN9(1)使用quartus ii 建立新工程,编写程序。(2)用modelsim仿真,结果如下:由上图可以看出,输出信号没有明显的规律,具有随机特性,基本满足实验要求。(3)生成文本文件找到存储路径,打开data.txt文件可以看出,前面有连续多个的’0’,这是因为复位信号是在10个时钟周期以后才置‘1’,开始输出伪随机序列。(4)将仿真结果dataout.txt文件中的数据导入matlab。由于PN9序列是周期为511的伪随机序列,故采用一个二维矩阵x_511来处理数据:二维矩阵大小设置为511*100,按列顺序读入dataout.txt中的数据,即每一列为一个PN9序列,一共100个PN9序列。对每列的PN9序列做如下处理:(1).求自相关函数,画出自相关函数,检查是否符合m序列的自相关特性。(2).统计1的个数和0的个数,看是不是满足m序列1比0多一位的特性。具体代码如下图所示:其处理结果为:每列PN9的1的个数均为num1=256,0的个数均为num0=255,其自相关函数如下图:经过Matlab处理分析数据可知,设计的PN9序列发生器符合实验要求。2、计数器通过D触发器的二分频功能,对时钟信号二分频后赋给Q(0),再对Q(0)二分频后赋给Q(1),再对Q(1)二分频后赋给Q(2),再对Q(2)二分频后赋给Q(3)。但是,在设计时要注意,因为是10进制,当计数减到0时必须复位为9,所以设计一个带非门输入的与非门,输出连接到各D触发器的复位端口,当Q(3 to 0)=’0000’时,与非门输出9并复位各D触发器。(1)使用quartus ii 建立新工程,编写模块程序和测试程序。(2)用modelsim仿真结果:由图可知,在rst信号变0后,来的第一个时钟信号使data
文档评论(0)