- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
组合逻辑电路的设计()
实验二 组合逻辑电路的设计
一 实验目的
1、掌握组合逻辑电路的设计方法。
2、掌握实现组合逻辑电路的连接和调试方法。
3、掌握中规模集成译码器的逻辑功能和使用方法
二 实验仪器
数字实验箱 74LS00 74LS138芯片等,引线功能及排列图如下:
1
2
3
4
5
6
7
8
9
10
11
12
13
14
74LS00
1A
1B
2A
2B
2Y
GND
3Y
3A
3B
4A
4B
VCC
1Y
4Y
三 实验原理
1.逻辑电路是数字系统中逻辑电路形式的一种,它的特点是:电路任何时刻的输出状态只取决于该时刻输入信号(变量)的组合,而与电路的历史状态无关。组合逻辑电路的设计是在给定问题(逻辑命题)情况下,通过逻辑设计过程,选择合适的标准器件,搭接成实验给定问题(逻辑命题)功能的逻辑电路。
通常,设计组合逻辑电路按下述步骤进行:
列真值表。
由真值表写出逻辑函数表达式。
对逻辑函???进行化简。若由真值表写出的逻辑函数表达式不是最简,应用公式法或卡诺图进行逻辑函数化简,得出最简式。如果对所用器件有要求,还需将最简式转换成相应的形式。
按最简式画出逻辑电路图。
2.译码器(又称二进制译码器),
其中 A2 、A1 、A0 为地址输入端,~为译码输出端,S1、、为使能端。
当S1=1,+=0时,器件使能,地址码所指定的输出端有信号(为0)输出,其它所有输出端均无信号(全为1)输出。当S1=0,+ =X时,或 S1=X,+=1时,译码器被禁止,所有输出同时为1。
四 实验任务
1在一次拳击比赛中A,B,C为主副副裁判,两个或两个以上裁判判为成功(其中一个为主裁判)则选手获胜,获胜为“1”,失败为“0”,用与非门实现。
解:(1)逻辑设计
在这个逻辑问题中,裁判同意用“1”表示,不同意用“0”表示。设Y为选手的表决结果,为1表示通过,为0表示不通过。列出真值表如表:
根据真值表写出Y的与或表达式,即:
将上述表达式化简成与非的形式,即:
(2)画出表决电路图并进行验证
2.将上题用74LS138实现。
解:由上题真值表知,Y(A,B,C)=
=
=
故连接电路图为:
五 实验报告
1 列写实验任务的设计过程,画出设计的电路图。
2 对所设计的电路图进行电路测试,记录测试结果。
文档评论(0)