VHDL可综合性.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第八章 VHDL的可综合性 主讲人:姜小波教授 1/99 本章目录 VHDL语言结构向硬件的映射 VHDL类型 VHDL对象 运算符 顺序语句 并行语句 2/99 VHDL语言结构向硬件的映射 EDA工业界普遍认为,有效的VHDL建模风格是控制综合结果最为有力的手段。 为了建立有效的VHDL代码,设计师应了解VHDL语言结构与综合结果的关系。 应该指出的是,由于综合算法的不同,对于同样的硬件描述,不同的CAD综合工具可能会得到不同的综合结果。 VHDL语言在创立时,主要是为了满足仿真的需要。自从VHDL被用于综合以来,都是对VHDL的子集进行处理,这就是所谓的可综合的VHDL子集。不同综合工具支持的可综合子集不尽相同,通常有如下 要求: (1)延时描述(after语句、 wait for语句)等被忽略。 现在的所有综合工具都忽略源代码中的延时语句,有些工具干脆把这些语句处理为语法错误。大部分工具忽略延时语句后,给出警告提示。而综合时间约束则在综合过程中通过综合命令输入。 (2)支持有限类型 VHDL具有丰富的类型定义,但是有些类型不具备硬件对应物,不可能被综合,如文件类型。 通常可综合类型包括位、位矢量、布尔量、整数、枚举类型、数组等。其余像浮点数类型、记录类型等只能得到有限支持,而时间类型等完全不能被综合。 (3)进程的书写要服从一定的限制。 在仿真时,VHDL进程可以任意书写。而在综合时,通常要求一个进程内只能有一个有效时钟,有的工具还有进一步的限制。 (4)可综合代码应该是同步式的设计。 现在的EDA综合工具普遍推荐使用同步设计风格,即整个芯片电路的状态只能在时钟信号有效时发生改变。 当然设计师也可能尝试其他风格的设计,如异步设计,但这时综合工具产生的结果往往还需要设计师进一步优化或调整。 VHDL类型 VHDL语言中的对象有常量(constant)、信号(signal)、和变量(variable)三种,它们都必须定义为如下某种类型。类型定义说明了对象可以使用的数值,并隐含表示了可以对其进行的操作。 1、可综合数据类型 2、可综合子集 VHDL类型 1、可综合数据类型 面向综合的建模都支持这样一些类型:枚举类型、整数、一维数组。 比较先进的综合工具现在一般也可以处理二维数组和简单的记录类型。 (1)枚举类型 枚举类型通过列出所有可能的取值来定义,例如: type Boolean is (FALSE , TRUE); type State_type is (HALT,READY,RUN,ERROR); type Std_ulogic is (‘U’,‘X’,‘0’, ‘1’, ‘Z’, ‘-’); 以上Std_ulogic的定义实际是对‘0’‘1’等字符进行了重载,由于这个定义已经成为IEEE标准,因此综合时不会产生额外硬件。而对于抽象层次更高的Boolean和 State_type则需要进行状态编码。 一般来说,状态编码是把状态值编码为位矢量(如bit_vector),矢量长度是能够表示所有状态的最短位宽。 例如,State_type的4个状态值可以分别校编码为“00”,“01”,“10”和“11”。 VHDL类型 (2)整数类型 可综合的整数类型定义总是有界的,例如: type My_integer is Integer range 0 to 255; subtype Byte_int is Integer range -128 to 127; 对整数类型进行综合时,综合工具首先将其翻译为位矢量,矢量长度仍取能够满足需要的最短位宽。 建议类型定义时明确指出整数的范围,以便于综合工具进行优化。否则大部分综合工具按32位处理。 综合后的电路中,整数以矢量形式出现,但通常只能以整个矢量为单位访问,即不能单独访问每一位。 VHDL类型 (3)数组类型 现在的综合工具都能够处理一维数组,例如: type Word is arry (31 downto 0) of Bit; type My_RAM is array (1023 downto 0 ) of Word; 对于Word类型,综合工具通常将其综合为总线。 My_RAM类型实际是二维的,这种用两个一维数组代替一个两维数组是常用的综合建模技巧。现在先进的综合工具如synospys DC可

文档评论(0)

1243595614 + 关注
实名认证
文档贡献者

文档有任何问题,请私信留言,会第一时间解决。

版权声明书
用户编号:7043023136000000

1亿VIP精品文档

相关文档