- 0
- 0
- 约 31页
- 2017-04-21 发布于湖北
- 举报
个人电脑资料整理方法选编
INTEL PC Architecture
Introduction;Intel Platform Block Diagram;Overview;1.CPU;Socket478;1.2 CPU;FSB: Front Side Bus,連接CPU與MCH之間數據傳輸總線.如CPU外部時鐘頻率為200MHz, CPU支持4X FSB傳輸,即200MHz*4=800MHz FSB.由於CPU前端總線數據線為64位,因此數據傳輸率最大為800M*64/8=6.4GB/s;L1 cache/L2 cache:L1高速緩存是與CPU完全同步運行的存儲器,如果CPU需要的數據和指令已經在高速緩存中,CPU就不必等待,可以直接從一級緩存中取數據,如數據不在L1中,CPU再從L2中提取,大大提高了系統的工作效率.L2通常包括L1所有的數據,另外還有一些附加的數據.CPU cache的出現有效的解決了CPU空等待所造成的資源浪費問題.
;2.Clock Generator;3. Thermal sensor;4. Chipset ;4.1 North-Bridge;4.2 915GM芯片组;4.3 GM和PM的主要差别?;4.4 GM Chip I/O Port;4.5 Notebook I/O list;5. VGA接口PCI-Express x 16 Interface;PCI Express L
原创力文档

文档评论(0)