- 1、本文档共5页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实验三加法器功能测试及设计
实验3 加法器功能测试及设计
专业:2011级通信 学号:2010112058 姓名:李唐
一.实验目的
1.掌握全加器的工作原理,逻辑功能及应用。
2.了解多种加法器型号的选择及功能。
二.实验仪器设备与主要器件。
试验箱一个;双踪示波器一个;稳压电源一台。1
四台二进制超前进位加法器74LS283,74HC283;中国音响类四位超前进位全加器CD408;74LS00;74LS408;74LS32。
三.实验原理
全加器是中规模组合逻辑器件,可实现二进制数据的加法运算,是计算机中运算单元电路。一位加法器有三个输入端,被加数,加数及低一位想本位的进位,有两个输出端,即相加的和以及向高一位的进位输出。全加器的真值表如2-3-1所示。
加法器在数据通路的应用中非常广泛,在各种电路中也有着广泛的应用。
四.实验内容
(1)全加器真值表,验证74LS283的逻辑功能;观察实验现象分析用4位全加器完成一位全加器或两位,三位全加器相加时电路应如何链接?进位输出的位置是否在C0处显示,将结果填入表中;
全加器位数 输入进位与加数 被加数 和与输出进位
CiA3A2A1A0B3B2B1B0S3S2S1S0C0100001000100100210010001001010300011010110000411100011000111411001011100011
仿真图
(2)设计电路,完成一位全加器的十进制数的运算,实现2+3=?,4+6=?,7+9=?
并用数码管显示结果。画出完整的电路图并记录数据:
数据记录表
加数二进制码被加数二进制码二进制和十进制和进位00100011010150010001101010100011110010000161仿真图
(3)按图链接B/BCD码转换电路,将试验结果填入自拟表中,分析数据是否符合要求。然后按图2-3-6链接BCD加法电路,用数码管显示结果,观察是否符合要求;
自拟表(B/BCD码转换电路)
输入 输出 进位
A3A2A1A0S3S2S1S0C0000000000000100010001000100001100110010001000010101010011001100011101110100011100100111110101000001101100011110000101110100111111001001111101001仿真图
结果符合???求
仿真图(BCD加法电路)
结果与表2-3-2内容相符
(4)设计一个将BCD码的8421码转换成余3码的电路,写出真值表即表达式,画出电路图。调试电路,观察输入与输出是否符合要求?
真值表
X(8421码) Y (余3码)
00000011000101000010010100110110010001110101100001101001011110101000101110011100
表达式:Y=X+0011
仿真图
符合要求
文档评论(0)