第七章时序逻辑电路的分析与设计.pptVIP

  • 3
  • 0
  • 约1.37千字
  • 约 37页
  • 2017-04-23 发布于北京
  • 举报
第七章时序逻辑电路的分析与设计

7.1时序逻辑电路的特点和分类;掌 握: 时序电路的特点 时序逻辑电路的分析方法; 同步时序电路的设计方法。 了 解:时序电路的分类 异步计数器的设计方法。 ;1. 时序逻辑电路的结构与特点;输出方程;输出方程;时序电路的特点:;2. 时序逻辑电路的分类;7.2 时序电路的分析方法;例7.1 试分析下图时序电路的功能。;3;CP;CP;例7.2 试分析下图时序电路的功能。 ;2)导出状态方程:将驱动方程代入触发器的特性方程中; 异步时序电路的分析过程与同步时序电路相似,区别是必须判断触发器有无时钟触发沿。 设时序电路有n个触发器 ,电路的有效状态数N。如果N2n,则必然存在无效状态。要求: 有效状态必须形成循环! 无效状态不允许形成循环! 如果无效状态形成循环,则电路不能自启动!;7.3 时序电路的设计方法;1)画出原始状态图 根据实际逻辑问题,确定输入逻辑变量和输出逻辑变量,并用逻辑值0或1表示变量的逻辑状态。 定义电路的初始状态S0,根据电路的逻辑功能要求,作用输入的取值组合,定义并画出转换到与之相应的次态S1、…、Sn-1,直到不能再定义次态为止,获得用符号表示的原始状态图。;2)状态化简:化简原始状态图 因为状态数越多,时序电路越复杂。 ;

文档评论(0)

1亿VIP精品文档

相关文档