- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字逻辑实验报告(2-4地址译码器)
PAGE 2
成绩:
实 验 报 告
课程名称:数字逻辑实验实验项目:2-4地址译码器的原理及实现姓 名:专 业:计算机科学与技术班 级:计算机14-8班学 号:
计算机科学与技术学院
实验教学中心
2015年 12月 15日
哈尔滨理工大学计算机科学与技术学院实验教学中心 实验报告
哈尔滨理工大学计算机科学与技术学院实验教学中心 实验报告
实验项目名称: 2-4地址译码器的原理及实现
实验要求
设计实现一个2-4地址译码器,掌握使用方法。
二、实验目的
掌握2-4地址译码器的设计方法和原理。
三、实验内容
2-4地址译码器功能分析:
2-4地址译码器有2个输入端,4个输出端和一个使能端。在使能???为高电平时,对应输入,其中只有一个输出为有效电平,其余为相反电平,输出电平可以是低电平有效,也可以是高电平有效。具体来说,2输入变量 X1,X2共有4种不同的状态组合,所以2-4地址译码器有四个输出信号Y0-Y3。
此处2-4地址译码器输出为低电平有效,其真值表如下:
输入输出E(使能端)X1X2Y0Y1Y2Y300011110011111010111101111111000111101101111011011111110
由真值表可写出各输出端逻辑表达式:
由以上4式可以画出逻辑电路图,如下:
四、实验步骤
建立一个新的文件夹
打开QuartusⅡ后,新建工程,输入工程名。
选择仿真器件,器件选择FLEX10K,芯片选择EPF10K10TC144-4 。
新建“Block Diagram/Schematic File”文件画逻辑图并编译。
新建“Vector Waveform File”波形文件,设置好输入的波形,保存文件并分析仿真波形。
选择“Assignments”-“Pins”,绑定管脚并编译。
选择“Tools”-“Programmer”点击“Start”下载到芯片并进行逻辑验证。
五、实验设备
LP-2900逻辑设计实验平台,计算机,QuartusⅡ
六、实验结果
E端输入波形周期为100微秒
X1端输入波形周期为50微秒
X2端输入波形周期为25微秒
仿真波形如下:
经过验证,仿真波形符合设计要求。
文档评论(0)