新第2章总线技术总结.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第2章 总线 1.本章主要内容: 2.本章重点: 3.本章难点: 4.教学内容如下 ; 总线分为片内总线、系统总线和通信总线三大类。 片内总线为元件内部总线,它的结构与设计由芯片研制者完成,与本书读者没多大关系。 通信总线是串行总线,用于微机系统之间或微机系统与其他设备或仪器相连。 系统总线即图1-1中的总线,是本书重点关注的总线。 ; 系统总线分为标准总线和专用总线两类。 (1)标准总线有很多优点,能采用时应尽可能采用。 常见标准总线有STD总线和PC机总线。其中PC机总线经历了PC/XT总线、ISA总线、EISA总线直到目前的PCI总线。 ; 系统总线分为标准总线和专用总线两类。 (1)标准总线有很多优点,能采用时应尽可能采用。 常见标准总线有STD总线和PC机总线。其中PC机总线经历了PC/XT总线、ISA总线、EISA总线直到目前的PCI总线。 ;2.1.2总线构建 一般CPU不直接提供总线,必须利用CPU的相关引脚构建总线 1.以CPU为核心构建总线 以CPU的引脚为基础,通过总线形成电路形成系统总线。比如80x86和某些DSP。 ;2.1.2总线构建 一般CPU不直接提供总线,必须利用CPU的相关引脚构建总线 1.以CPU为核心构建总线 以CPU的引脚为基础,通过总线形成电路形成系统总线。比如80x86和某些DSP。 2.以单片机为核心构建总线 嵌入式系统一般用单片机作为嵌入式 CPU,而单片机内部资源往往不够用,此 时要构建系统总线,以扩展其它硬件资源。 (1)MCS-51系列单片机的系统总线构 建根据单片机的引脚功能,构建系统总线 如图。图中地址锁存器即所谓总线形成电 路,一般由74LS373充当。;2.1.2总线构建 1.以CPU为核心构建总线 2.以单片机为核心构建总线 (1)………………….. (2)ARM系列单片机的系统总线构建 ARM7以后的ARM系列产品为32位机,它的数据总线可以为8位、16位和32位。与此对应,地址总线和控制总线也有相应变化。设计系统总线就是这这三中择一,主要由设置ARM单片机的引脚连接模块实现系统总线的构建。 ; (1)CPU第Ⅰ步将产生“读存储器”激励信号。 (2)CPU在第Ⅱ步: ①执行“读存储器”指令时也产生“读存储器”激励信号; ②执行输入(读I/O接口)指令时产生“读I/O接口”激励信号; ③执行“写存储器”指令时产生“写存储器”激励信号; ④执行输出(写I/O接口)指令时产生“写I/O接口”激励信号。 ⑤执行其它指令时不在总线上产生信号。 ;2.2.1“读”激励信号详析 1.“读”顺序 (1)“读存储器”顺序 ①AB输出某存储器单元地址:该地址来源于PC或指令。 CB的 线输出0,表示CPU要读存储器。 ②延时(等待从片响应:AB上的地址指定的存储器单元送数据上DB) ③CPU从DB上采取数据。 ④激励结束:开始撤销上述激励信号(响应将随之撤销)。 (2)“读I/O接口”顺序 ①AB输出某I/O接口地址:地址来源于指令。 CB的 输出0,表示CPU要读I/O接口。 ②延时(等待从片响应:AB上的地址指定的的I/O接口送数据上DB) ③CPU从DB上采取数据。 ④激励结束:开始撤销上述激励信号(响应将随之撤销)。;2.2.1“读”激励信号详析 1.“读”顺序 (1)“读存储器”顺序 ①AB输出某存储器单元地址:该地址来源于PC或指令。 CB的 线输出0,表示CPU要读存储器。 ②延时(等待从片响应:AB上的地址指定的存储器单元送数据上DB) ③CPU从DB上采取数据。 ④激励结束:

文档评论(0)

1112111 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档