比较器毕设(上).docVIP

  • 29
  • 0
  • 约2.61万字
  • 约 11页
  • 2017-04-26 发布于重庆
  • 举报
比较器毕设(上)

 PAGE \* MERGEFORMAT 0 郑州大学毕业设计(论文) 题 目: 高速低功耗电流比较器的设计 指导教师: 职称: 教授 学生姓名: 学号: 专 业: 计算机科学与技术 院(系): 信息工程学院 完成时间: 2014年5月25日 年 月 日 高速低功耗电流比较器的设计 摘要 近年来,电流模式电路由于其面积小,速度快,功耗低等优点受到了人们越来越多的重视。而电流比较器就是电流模式电路中的一个重要的基本单元。电流比较器可以通过探测电流的方向来产生高、低电平输出,所以,它广泛应用于A/D变换器、滤波器和神经网络的VLSI实现中。 随着科技水平的不断提高,市场对于器件的速度、精度、功耗和成本要求也在不断提高。 综上,本文介绍的主要是应用0.18um CMOS工艺使用软件工具CADENCE对低功耗高速电流比较器的设计研究。设计电流比较器,首先要掌握电流比较器的基本原理,然后介绍了电流比较器发展历史,接着介绍了常用的电流比较器电路结构和现状分析,最后结合本设计的具体要求,选择设计的电路结构和各器件参数,随后通过仿真分析及调整其各项参数性能,使之符合指标要求,最后完成版图设计。 关键词 CMOS;;CADENCE;比较器;高速;低功耗 Abstract In recent year,the current mode circuits has been paid more attention because of their advantages.such as small sizes, high speed,low power consumption。And the current comparator is an important basic unit in this kind of circuit。.Current comparatorr, can export low voltage or high voltage by detecting the direction of the current flow.So it is widely used in A / D converter, filter and neural network VLSI implementation. With the development of the scientific and technological level, the requirements of speed, accuracy, power and cost of the devices also increase fastly. now. Above all, the main research of this paper is based on the process of 0.18um CMOS with the software tool CADENCE to design low-power high-speed current comparator. During the process of the design of the current comparator, we first observe the basic principles of current comparator, and introduced the common comparator circuit structure and current status of analysis. Then combined with the specific requirements of the design of the circuit structure to select the design parameters

文档评论(0)

1亿VIP精品文档

相关文档