模拟集成电路的设计的流程.pptVIP

  • 18
  • 0
  • 约1.87千字
  • 约 88页
  • 2017-04-26 发布于四川
  • 举报
模拟集成电路的设计的流程

Hspice/Spectre 介绍;模拟集成电路的设计流程;各种仿真器简介;高精度电路仿真器;Cadenc软件简介;Cadence中Spectre的模拟仿真;一、进入Cadence软件包;1、键入用户名和密码,在提示符处键入: source/opt/demo/cds.env(回车) 2、setenv DISPLAY 本机ip:0.0(回车),再键入icfb,出现的主窗口如图所示: ;方法二 1、安装winvnc软件 2、运行putty软件键入 用户名和密码,在提示 符处键入 vncserver命 令申请vnc端口 3、运行winvnc,填入 主机名称:端口号码;二、建立可进行SPECTRE模拟 的单元文件;File菜单;Library,Cell以及View;Tools菜单;Library Path Editor可以对本用户的文件路径进行修改;Options菜单;三、编辑可进行SPECTRE模拟 的单元文件;工具栏介绍;添加元器件;常用analoglib库的元器件;元器件symbol视图;一些快捷键;四、模拟仿真的设置(重点);Analog Design Simulation菜单介绍;Setup菜单;Analyses菜单;tran(瞬态分析);dc(直流分???);ac(交流分析);Variables菜单;其它有关的菜单项(1);其它有关的菜单项(2);其它有关的菜单项(3);Calculator的使用;其它有关的菜单项(3);模拟结果的显示以及处理;分模块模拟(建立子模块);schematic和symbol图;建立子模块的方法;子模块的调用;五、运算放大器仿真实例;2、建立Symbol图;3、仿真电路图示意;4、运放小信号仿真示例;仿真结果;相位裕度与负载电容的关系曲线仿真 ;相位裕度与负载电容的关系曲线仿真;相位裕度与负载电容的关系曲线仿真;5 运放直流仿真示例;3、设置dc仿真,其中Sweep Variable选择Design Variable,在Variable Name中填写Vin,Sweep Range选择Start-Stop,Vin 的扫描范围为-1m V~1m V ;4、仿真结果(横坐标为输入电压,纵坐标为输出电压) 如图我们可以看出:运放的输出摆幅大约为-2.55V~2.55V;6、瞬态仿真示例;仿真结果 如图我们可以计算得到:运放摆率SR=117 V/us ;附:Hspice 简介;Hspice的使用;*.sp文件的生成(1);*.sp文件的生成(2);*.sp文件的生成(3);运行Hspice;修改*.sp文件;用Hspice进行仿真;AvanWaves波形观察器;AvanWaves波形观察器;Spectre –Verilog 数模混合仿真;System in the Real World;Mostly Applied Method of Mixed-Signal Design;Integrated Mixed-Signal Design;Commercially Available Simulation Environments;Mixed-Signal Simulator 的基本结构;Creating Analog Block;Creating Digital Block;Create digital block symbol;Creating a Mixed-Signal Schematic;Create Config View for Simulation;Set New Configuration;Open the Schematic Version of Config View;Set Block Partition;Set Block Partition(cont.);Check Block Partition;Check Partition Results;Partition Requirement;Setup the analog/digital interface;Setup the analog/digital interface;Setup Menu in Analog Environment;Choosing Simulator/Directory/Host;Choose Analysis Type;Submit the Simulation;Results;THANK YOU!

文档评论(0)

1亿VIP精品文档

相关文档