- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
武汉凌特电子技术有限公司 LTE-TX-02E型通信原理实验指导书
武汉凌特电子技术有限公司 LTE-TX-02E型通信原理实验指导书
第 PAGE 12 页 共 210页
第 PAGE 37 页 共37页
武汉凌特电子技术有限公司 LTE-TX-02E型 通信原理实验指导书
第 PAGE 12 页 共 212页
目录
TOC \o 1-3 \h \z \u HYPERLINK \l _Toc419112668 实验一 信号源实验 PAGEREF _Toc419112668 \h 1
HYPERLINK \l _Toc419112669 第一部分: CPLD可编程数字信号发生器实验 PAGEREF _Toc419112669 \h 1
HYPERLINK \l _Toc419112670 第二部分 模拟信号源实验 PAGEREF _Toc419112670 \h 6
HYPERLINK \l _Toc419112671 实验二 码型变换实验 PAGEREF _Toc419112671 \h 12
HYPERLINK \l _Toc419112672 实验三 移相键控(PSK/DPSK)调制与解调实验 PAGEREF _Toc419112672 \h 18
HYPERLINK \l _Toc419112673 实验四 脉冲编码调制解调实验 PAGEREF _Toc419112673 \h 25
实验一 信号源实验
第一部分: CPLD可编程数字信号发生器实验
实验目的
熟悉各种时钟信号的特点及波形。
熟悉各种数字信号的特点及波形。
实验内容
熟悉CPLD可编程信号发生器各测量点波形。
测量并分析各测量点波形及数据。
学习CPLD可编程器件的编程操作。
实验器材
信号源模块 一块
连接线 若干
20M双踪示波器 一台
实验原理
CPLD可编程模块用来产生实验系统所需要的各种时钟信号和各种数字信号。它由CPLD可编程器件ALTERA公司的EPM240T100C5、下载接口电路和一块晶振组成。晶振JZ1用来产生系统内的32.768MHz主时钟。
CPLD数字信号发生器
包含以下五部分:
时钟信号产生电路
将晶振产生的32.768MHZ时钟送入CPLD内计数器进行分频,生成实验所需的时钟信号。通过拨码开关S4和S5来改变时钟频率。有两组时钟输出,输出点为“CLK1”和“CLK2”,S4控制“CLK1”输出时钟的频率,S5控制“CLK2”输出时钟的频率。
伪随机序列产生电路
通常产生伪随机序列的电路为一反馈移存器。它又可分为线性反馈移存器和非线性反馈移存器两类。由线性反馈移存器产生出的周期最长的二进制数字序列称为最大长度线性反馈移存器序列,通常简称为m序列。
以15位m序列为例,说明m序列产生原理。
在图1-1中示出一个4级反馈移存器。若其初始状态为()=(1,1,1,1),则在移位一次时和模2相加产生新的输入,新的状态变为()=(0,1,1,1),这样移位15次后又回到初始状态(1,1,1,1)。不难看出,若初始状态为全“0”,即“0,0,0,0”,则移位后得到的仍然为全“0”状态。这就意味着在这种反馈寄存器中应避免出现全“0”状态,不然移位寄存器的状态将不会改变。因为4级移存器共有24=16种可能的不同状态。除全“0”状态外,剩下15种状态可用,即由任何4级反馈移存器产生的序列的周期最长为15。
图1-1 15位m序列产生
信号源产生一个15位的m序列,由“PN”端口输出,可根据需要生成不同频率的伪随机码,码型为111100010011010,频率由S4控制,对应关系如表1-2所示。
帧同步信号产生电路
信号源产生8K帧同步信号,用作脉冲编码调制的帧同步输入,由“FS”输出。
NRZ码复用电路以及码选信号产生电路
码选信号产生电路:主要用于8选1电路的码选信号;NRZ码复用电路:将三路八位串行信号送入CPLD,进行固定速率时分复用,复用输出一路24位NRZ码,输出端口为“NRZ”,码速率由拨码开关S5控制,对应关系见表1-2
文档评论(0)