- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
低功耗设计方法创新
低功耗设计方法;内容;CMOS电路的功耗来源 ;CMOS电路的功耗来源;CMOS电路的功耗来源;CMOS电路的功耗来源;CMOS电路的功耗来源;影响功耗的因素 ;影响功耗的因素;影响功耗的因素;影响功耗的因素;低功耗设计方法 ;低功耗设计方法;低功耗设计方法;工艺级的优化技术 ;版图和晶体管级的优化技术 ;版图和晶体管级的优化技术 ;版图和晶体管级的优化技术 ;版图和晶体管级的优化技术;版图和晶体管级的优化技术 ;Evaluation only.
Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0.
Copyright 2004-2011 Aspose Pty Ltd.;RTL级和逻辑级的优化技术 ;门控时钟技术 ;门控时钟技术;预计算技术 ;预计算技术;逻辑优化设计;时序调整( retiming);组合逻辑综合和优化 ;路径平衡技术;路径平衡技术 ;引脚分配;系统级的优化技术 ;系统级的优化技术 ;系统级的优化技术 ;系统级的优化技术;系统级的优化技术;系统级的优化技术;系统级的优化技术;系统级的优化技术;系统级的优化技术 ;系统级的优化技术 ;通过将这两种编码方法应用到指令地址总线进行比较,结果是Gray-code 编码可以将位变化降低,最大达58 % ,而平均降低也达到37 %。;系统级的优化技术;系统级的优化技术;系统级的优化技术 ;系统级的优化技术 ;系统级的优化技术 ;并行设计;并行设计;并行设计;流水线设计(Pipeline) ;流水线设计;并行处理;功耗优化和分析工具 ;采用HDL的低功耗设计流程 ;思考题
文档评论(0)