网站大量收购独家精品文档,联系QQ:2885784924

福建师范大学网络继续教育《计算机原理与接口技术》期末探究.docx

福建师范大学网络继续教育《计算机原理与接口技术》期末探究.docx

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第1章?基础知识? 1.1?进制变换 (153.375)10=011)2=(231.3)8=(99.6)16;? (369.5)10=(101110001.1)2=(561.4)8=(171.8)16? 2=(128)10=(200)8=(80)16? 1.2?计算: ①=(?360Q?)8=(?F0H?)16?=?(240D?)10?;? 1111111111111111B=(?177777Q?)8=(?FFFFH?)16?=?(65535D?)10? ????②?32AH?=(?1100101010)2=(1452)8?=?(810)10?;? FFFEH?=(1111111111111110)2=(177776)8?=?(65534)10? 1.5?真值与机器数(设系统为8?位字长)? ⑴.已知补码求真值(有符十进制表示)?????????? ?①??????????真值=-16??????????? ②??????????真值=+54?????⑵.已知真值求机器数? ????????X=-28???????[X]原??[X]补?1.6?下列各数为十六进制表示的8位二进制数,请说明当它们被看作是用补码表示的带符号数时,它们所表示的十进制数是什么?? (1)59H??(2)B2H??(3)73H??(4)F4H? 答:(1)+89??(2)-78???(3)?+115??(4)?-12?? 第2章?基本电路? 2.1?ALU是什么部件?其主要功能是什么??? 答:ALU是算术逻辑单元,是进行算术和逻辑运算的部件,是运算器的基本电路。 ?2.3?N位地址的存储器其容量是多少?若某动态存储器芯片有行、列地址各12位,该芯片的存储单元数是多少?若系统中需组成一个256K字节的RAM,选用128K×4位的芯片,需要多少片?? 答:容量=2N。行12位+列12位=地址共24位,容量=224=16M。?2.4?什么是总线?微型机采作总线结构有何好处?? 答:各部件之间信息的公共通道。相对简单,成本低,具有良好的扩充性。? 2.7?ROM和RAM使用上有何特点?比较DRAM和SRAM在速度、容量等方面的差异? ? 答:ROM只读存储器:断电信息不掉失,只读。RAM随机存取存储器,停电则失去记忆能力。? SRAM:静态RAM常用双极型晶体管触发器作为记忆元件?(也有用MOSFET的),只要有电源加于触发器,数据即可长期保留。?DRAM:动态RAM则用电容及MOSFET作为记忆元件。?由于电容会漏电,因而常需“刷新”,这就是要求每隔2ms充电一次,?为此还须另加一刷新电源。?? 第3章?微机基本工作原理? 3.1?采用流水线的微处理器为何能提高指令的执行速率?? ?答:采用流水线的微处理是靠流水线各级的并行操作来提高执行指令的速率。如果按照指令的执行过程将CPU流水线功能单元划分成5级,即按照从内存取指→对指令译码分析→读取内存中操作数(指令需要操作数时)→执行指令→回写执行结果(必要时再次访问存储器)这样的步骤执行指令,采用一定的技术使每个步骤执行时间大致相等,能实现5级流水,这样流水线每个时钟周期可以执行一条指令,?将大大提高CPU的工作效率。?当然这样的细分是建立在硬件速度发展的基础上的,实际上,直到80486才真正实现了5级流水。? 3.2?为何要在微机中引入CACHE技术?现代微型机中哪些地方使用了CACHE?什么叫命中?CACHE的作用是什么?CACHE主要靠什么使它能发挥作用的?? 答:由于微处理器的工作速度快速发展,使得与微处理器连接的数据部件速度滞后于微处理器,还有象内存的速度也比外存快了很多。为减少慢速部件对快速部件性能的影响,引入CACHE。?现代微型机中主要在CPU与内存之间(如pentium中的L1/L2?CACHE)、?内存与外存之间(如硬盘/光驱中的CACHE)使用了CACHE。?如CPU要读取某内存单元的数据,而该单元的数据已经在CACHE中时为命中;如CPU与内存间CACHE的作用:提高了CPU访问内存的等效速率;?CACHE主要靠①未命中时内存到CACHE间的数据块传送,?提高CACHE的命中率;?②命中时CPU与CACHE间的高速传送来使它能发挥作用的。?? 第4章?16位微处理器? 4.1?从功能上,8086可以分为哪两个部分?这种逻辑划分对提高CPU的执行速度有什么意义?? 答:从功能上看,?8086?CPU分为执行单元(EU)和总线接口单元(BIU)两部分。BIU为EU完 成全部的总线操作,根据EU的命令控制数据在CPU和存储器或I/O接口之间传送。BIU由下

文档评论(0)

1112111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档